]> mj.ucw.cz Git - pciutils.git/blob - lspci.c
PCI Express Device, Link and Slot 2 capabilities support
[pciutils.git] / lspci.c
1 /*
2  *      The PCI Utilities -- List All PCI Devices
3  *
4  *      Copyright (c) 1997--2008 Martin Mares <mj@ucw.cz>
5  *
6  *      Can be freely distributed and used under the terms of the GNU GPL.
7  */
8
9 #include <stdio.h>
10 #include <string.h>
11 #include <stdlib.h>
12 #include <stdarg.h>
13 #include <unistd.h>
14
15 #define PCIUTILS_LSPCI
16 #include "pciutils.h"
17
18 /* Options */
19
20 static int verbose;                     /* Show detailed information */
21 static int opt_buscentric;              /* Show bus addresses/IRQ's instead of CPU-visible ones */
22 static int opt_hex;                     /* Show contents of config space as hexadecimal numbers */
23 static struct pci_filter filter;        /* Device filter */
24 static int opt_tree;                    /* Show bus tree */
25 static int opt_machine;                 /* Generate machine-readable output */
26 static int opt_map_mode;                /* Bus mapping mode enabled */
27 static int opt_domains;                 /* Show domain numbers (0=disabled, 1=auto-detected, 2=requested) */
28 static int opt_kernel;                  /* Show kernel drivers */
29 static int opt_query_dns;               /* Query the DNS (0=disabled, 1=enabled, 2=refresh cache) */
30 static int opt_query_all;               /* Query the DNS for all entries */
31 static char *opt_pcimap;                /* Override path to Linux modules.pcimap */
32
33 const char program_name[] = "lspci";
34
35 static char options[] = "nvbxs:d:ti:mgp:qkMDQ" GENERIC_OPTIONS ;
36
37 static char help_msg[] =
38 "Usage: lspci [<switches>]\n"
39 "\n"
40 "Basic display modes:\n"
41 "-mm\t\tProduce machine-readable output (single -m for an obsolete format)\n"
42 "-t\t\tShow bus tree\n"
43 "\n"
44 "Display options:\n"
45 "-v\t\tBe verbose (-vv for very verbose)\n"
46 #ifdef PCI_OS_LINUX
47 "-k\t\tShow kernel drivers handling each device\n"
48 #endif
49 "-x\t\tShow hex-dump of the standard part of the config space\n"
50 "-xxx\t\tShow hex-dump of the whole config space (dangerous; root only)\n"
51 "-xxxx\t\tShow hex-dump of the 4096-byte extended config space (root only)\n"
52 "-b\t\tBus-centric view (addresses and IRQ's as seen by the bus)\n"
53 "-D\t\tAlways show domain numbers\n"
54 "\n"
55 "Resolving of device ID's to names:\n"
56 "-n\t\tShow numeric ID's\n"
57 "-nn\t\tShow both textual and numeric ID's (names & numbers)\n"
58 #ifdef PCI_USE_DNS
59 "-q\t\tQuery the PCI ID database for unknown ID's via DNS\n"
60 "-qq\t\tAs above, but re-query locally cached entries\n"
61 "-Q\t\tQuery the PCI ID database for all ID's via DNS\n"
62 #endif
63 "\n"
64 "Selection of devices:\n"
65 "-s [[[[<domain>]:]<bus>]:][<slot>][.[<func>]]\tShow only devices in selected slots\n"
66 "-d [<vendor>]:[<device>]\t\t\tShow only devices with specified ID's\n"
67 "\n"
68 "Other options:\n"
69 "-i <file>\tUse specified ID database instead of %s\n"
70 #ifdef PCI_OS_LINUX
71 "-p <file>\tLook up kernel modules in a given file instead of default modules.pcimap\n"
72 #endif
73 "-M\t\tEnable `bus mapping' mode (dangerous; root only)\n"
74 "\n"
75 "PCI access options:\n"
76 GENERIC_HELP
77 ;
78
79 /*** Communication with libpci ***/
80
81 static struct pci_access *pacc;
82
83 /*
84  *  If we aren't being compiled by GCC, use xmalloc() instead of alloca().
85  *  This increases our memory footprint, but only slightly since we don't
86  *  use alloca() much.
87  */
88 #if defined (__FreeBSD__) || defined (__NetBSD__) || defined (__OpenBSD__) || defined (__DragonFly__)
89 /* alloca() is defined in stdlib.h */
90 #elif defined(__GNUC__) && !defined(PCI_OS_WINDOWS)
91 #include <alloca.h>
92 #else
93 #undef alloca
94 #define alloca xmalloc
95 #endif
96
97 /*** Our view of the PCI bus ***/
98
99 struct device {
100   struct device *next;
101   struct pci_dev *dev;
102   unsigned int config_cached, config_bufsize;
103   byte *config;                         /* Cached configuration space data */
104   byte *present;                        /* Maps which configuration bytes are present */
105 };
106
107 static struct device *first_dev;
108 static int seen_errors;
109
110 static int
111 config_fetch(struct device *d, unsigned int pos, unsigned int len)
112 {
113   unsigned int end = pos+len;
114   int result;
115
116   while (pos < d->config_bufsize && len && d->present[pos])
117     pos++, len--;
118   while (pos+len <= d->config_bufsize && len && d->present[pos+len-1])
119     len--;
120   if (!len)
121     return 1;
122
123   if (end > d->config_bufsize)
124     {
125       int orig_size = d->config_bufsize;
126       while (end > d->config_bufsize)
127         d->config_bufsize *= 2;
128       d->config = xrealloc(d->config, d->config_bufsize);
129       d->present = xrealloc(d->present, d->config_bufsize);
130       memset(d->present + orig_size, 0, d->config_bufsize - orig_size);
131     }
132   result = pci_read_block(d->dev, pos, d->config + pos, len);
133   if (result)
134     memset(d->present + pos, 1, len);
135   return result;
136 }
137
138 static struct device *
139 scan_device(struct pci_dev *p)
140 {
141   struct device *d;
142
143   if (p->domain && !opt_domains)
144     opt_domains = 1;
145   if (!pci_filter_match(&filter, p))
146     return NULL;
147   d = xmalloc(sizeof(struct device));
148   memset(d, 0, sizeof(*d));
149   d->dev = p;
150   d->config_cached = d->config_bufsize = 64;
151   d->config = xmalloc(64);
152   d->present = xmalloc(64);
153   memset(d->present, 1, 64);
154   if (!pci_read_block(p, 0, d->config, 64))
155     {
156       fprintf(stderr, "lspci: Unable to read the standard configuration space header of device %04x:%02x:%02x.%d\n",
157               p->domain, p->bus, p->dev, p->func);
158       seen_errors++;
159       return NULL;
160     }
161   if ((d->config[PCI_HEADER_TYPE] & 0x7f) == PCI_HEADER_TYPE_CARDBUS)
162     {
163       /* For cardbus bridges, we need to fetch 64 bytes more to get the
164        * full standard header... */
165       if (config_fetch(d, 64, 64))
166         d->config_cached += 64;
167     }
168   pci_setup_cache(p, d->config, d->config_cached);
169   pci_fill_info(p, PCI_FILL_IDENT | PCI_FILL_CLASS | PCI_FILL_IRQ | PCI_FILL_BASES | PCI_FILL_ROM_BASE | PCI_FILL_SIZES);
170   return d;
171 }
172
173 static void
174 scan_devices(void)
175 {
176   struct device *d;
177   struct pci_dev *p;
178
179   pci_scan_bus(pacc);
180   for(p=pacc->devices; p; p=p->next)
181     if (d = scan_device(p))
182       {
183         d->next = first_dev;
184         first_dev = d;
185       }
186 }
187
188 /*** Config space accesses ***/
189
190 static void
191 check_conf_range(struct device *d, unsigned int pos, unsigned int len)
192 {
193   while (len)
194     if (!d->present[pos])
195       die("Internal bug: Accessing non-read configuration byte at position %x", pos);
196     else
197       pos++, len--;
198 }
199
200 static inline byte
201 get_conf_byte(struct device *d, unsigned int pos)
202 {
203   check_conf_range(d, pos, 1);
204   return d->config[pos];
205 }
206
207 static word
208 get_conf_word(struct device *d, unsigned int pos)
209 {
210   check_conf_range(d, pos, 2);
211   return d->config[pos] | (d->config[pos+1] << 8);
212 }
213
214 static u32
215 get_conf_long(struct device *d, unsigned int pos)
216 {
217   check_conf_range(d, pos, 4);
218   return d->config[pos] |
219     (d->config[pos+1] << 8) |
220     (d->config[pos+2] << 16) |
221     (d->config[pos+3] << 24);
222 }
223
224 /*** Sorting ***/
225
226 static int
227 compare_them(const void *A, const void *B)
228 {
229   const struct pci_dev *a = (*(const struct device **)A)->dev;
230   const struct pci_dev *b = (*(const struct device **)B)->dev;
231
232   if (a->domain < b->domain)
233     return -1;
234   if (a->domain > b->domain)
235     return 1;
236   if (a->bus < b->bus)
237     return -1;
238   if (a->bus > b->bus)
239     return 1;
240   if (a->dev < b->dev)
241     return -1;
242   if (a->dev > b->dev)
243     return 1;
244   if (a->func < b->func)
245     return -1;
246   if (a->func > b->func)
247     return 1;
248   return 0;
249 }
250
251 static void
252 sort_them(void)
253 {
254   struct device **index, **h, **last_dev;
255   int cnt;
256   struct device *d;
257
258   cnt = 0;
259   for(d=first_dev; d; d=d->next)
260     cnt++;
261   h = index = alloca(sizeof(struct device *) * cnt);
262   for(d=first_dev; d; d=d->next)
263     *h++ = d;
264   qsort(index, cnt, sizeof(struct device *), compare_them);
265   last_dev = &first_dev;
266   h = index;
267   while (cnt--)
268     {
269       *last_dev = *h;
270       last_dev = &(*h)->next;
271       h++;
272     }
273   *last_dev = NULL;
274 }
275
276 /*** Normal output ***/
277
278 #define FLAG(x,y) ((x & y) ? '+' : '-')
279
280 static void
281 show_slot_name(struct device *d)
282 {
283   struct pci_dev *p = d->dev;
284
285   if (!opt_machine ? opt_domains : (p->domain || opt_domains >= 2))
286     printf("%04x:", p->domain);
287   printf("%02x:%02x.%d", p->bus, p->dev, p->func);
288 }
289
290 static void
291 show_terse(struct device *d)
292 {
293   int c;
294   struct pci_dev *p = d->dev;
295   char classbuf[128], devbuf[128];
296
297   show_slot_name(d);
298   printf(" %s: %s",
299          pci_lookup_name(pacc, classbuf, sizeof(classbuf),
300                          PCI_LOOKUP_CLASS,
301                          p->device_class),
302          pci_lookup_name(pacc, devbuf, sizeof(devbuf),
303                          PCI_LOOKUP_VENDOR | PCI_LOOKUP_DEVICE,
304                          p->vendor_id, p->device_id));
305   if (c = get_conf_byte(d, PCI_REVISION_ID))
306     printf(" (rev %02x)", c);
307   if (verbose)
308     {
309       char *x;
310       c = get_conf_byte(d, PCI_CLASS_PROG);
311       x = pci_lookup_name(pacc, devbuf, sizeof(devbuf),
312                           PCI_LOOKUP_PROGIF | PCI_LOOKUP_NO_NUMBERS,
313                           p->device_class, c);
314       if (c || x)
315         {
316           printf(" (prog-if %02x", c);
317           if (x)
318             printf(" [%s]", x);
319           putchar(')');
320         }
321     }
322   putchar('\n');
323 }
324
325 static void
326 get_subid(struct device *d, word *subvp, word *subdp)
327 {
328   byte htype = get_conf_byte(d, PCI_HEADER_TYPE) & 0x7f;
329
330   if (htype == PCI_HEADER_TYPE_NORMAL)
331     {
332       *subvp = get_conf_word(d, PCI_SUBSYSTEM_VENDOR_ID);
333       *subdp = get_conf_word(d, PCI_SUBSYSTEM_ID);
334     }
335   else if (htype == PCI_HEADER_TYPE_CARDBUS && d->config_cached >= 128)
336     {
337       *subvp = get_conf_word(d, PCI_CB_SUBSYSTEM_VENDOR_ID);
338       *subdp = get_conf_word(d, PCI_CB_SUBSYSTEM_ID);
339     }
340   else
341     *subvp = *subdp = 0xffff;
342 }
343
344 /*** Capabilities ***/
345
346 static void
347 cap_pm(struct device *d, int where, int cap)
348 {
349   int t, b;
350   static int pm_aux_current[8] = { 0, 55, 100, 160, 220, 270, 320, 375 };
351
352   printf("Power Management version %d\n", cap & PCI_PM_CAP_VER_MASK);
353   if (verbose < 2)
354     return;
355   printf("\t\tFlags: PMEClk%c DSI%c D1%c D2%c AuxCurrent=%dmA PME(D0%c,D1%c,D2%c,D3hot%c,D3cold%c)\n",
356          FLAG(cap, PCI_PM_CAP_PME_CLOCK),
357          FLAG(cap, PCI_PM_CAP_DSI),
358          FLAG(cap, PCI_PM_CAP_D1),
359          FLAG(cap, PCI_PM_CAP_D2),
360          pm_aux_current[(cap >> 6) & 7],
361          FLAG(cap, PCI_PM_CAP_PME_D0),
362          FLAG(cap, PCI_PM_CAP_PME_D1),
363          FLAG(cap, PCI_PM_CAP_PME_D2),
364          FLAG(cap, PCI_PM_CAP_PME_D3_HOT),
365          FLAG(cap, PCI_PM_CAP_PME_D3_COLD));
366   if (!config_fetch(d, where + PCI_PM_CTRL, PCI_PM_SIZEOF - PCI_PM_CTRL))
367     return;
368   t = get_conf_word(d, where + PCI_PM_CTRL);
369   printf("\t\tStatus: D%d PME-Enable%c DSel=%d DScale=%d PME%c\n",
370          t & PCI_PM_CTRL_STATE_MASK,
371          FLAG(t, PCI_PM_CTRL_PME_ENABLE),
372          (t & PCI_PM_CTRL_DATA_SEL_MASK) >> 9,
373          (t & PCI_PM_CTRL_DATA_SCALE_MASK) >> 13,
374          FLAG(t, PCI_PM_CTRL_PME_STATUS));
375   b = get_conf_byte(d, where + PCI_PM_PPB_EXTENSIONS);
376   if (b)
377     printf("\t\tBridge: PM%c B3%c\n",
378            FLAG(t, PCI_PM_BPCC_ENABLE),
379            FLAG(~t, PCI_PM_PPB_B2_B3));
380 }
381
382 static void
383 format_agp_rate(int rate, char *buf, int agp3)
384 {
385   char *c = buf;
386   int i;
387
388   for(i=0; i<=2; i++)
389     if (rate & (1 << i))
390       {
391         if (c != buf)
392           *c++ = ',';
393         c += sprintf(c, "x%d", 1 << (i + 2*agp3));
394       }
395   if (c != buf)
396     *c = 0;
397   else
398     strcpy(buf, "<none>");
399 }
400
401 static void
402 cap_agp(struct device *d, int where, int cap)
403 {
404   u32 t;
405   char rate[16];
406   int ver, rev;
407   int agp3 = 0;
408
409   ver = (cap >> 4) & 0x0f;
410   rev = cap & 0x0f;
411   printf("AGP version %x.%x\n", ver, rev);
412   if (verbose < 2)
413     return;
414   if (!config_fetch(d, where + PCI_AGP_STATUS, PCI_AGP_SIZEOF - PCI_AGP_STATUS))
415     return;
416   t = get_conf_long(d, where + PCI_AGP_STATUS);
417   if (ver >= 3 && (t & PCI_AGP_STATUS_AGP3))
418     agp3 = 1;
419   format_agp_rate(t & 7, rate, agp3);
420   printf("\t\tStatus: RQ=%d Iso%c ArqSz=%d Cal=%d SBA%c ITACoh%c GART64%c HTrans%c 64bit%c FW%c AGP3%c Rate=%s\n",
421          ((t & PCI_AGP_STATUS_RQ_MASK) >> 24U) + 1,
422          FLAG(t, PCI_AGP_STATUS_ISOCH),
423          ((t & PCI_AGP_STATUS_ARQSZ_MASK) >> 13),
424          ((t & PCI_AGP_STATUS_CAL_MASK) >> 10),
425          FLAG(t, PCI_AGP_STATUS_SBA),
426          FLAG(t, PCI_AGP_STATUS_ITA_COH),
427          FLAG(t, PCI_AGP_STATUS_GART64),
428          FLAG(t, PCI_AGP_STATUS_HTRANS),
429          FLAG(t, PCI_AGP_STATUS_64BIT),
430          FLAG(t, PCI_AGP_STATUS_FW),
431          FLAG(t, PCI_AGP_STATUS_AGP3),
432          rate);
433   t = get_conf_long(d, where + PCI_AGP_COMMAND);
434   format_agp_rate(t & 7, rate, agp3);
435   printf("\t\tCommand: RQ=%d ArqSz=%d Cal=%d SBA%c AGP%c GART64%c 64bit%c FW%c Rate=%s\n",
436          ((t & PCI_AGP_COMMAND_RQ_MASK) >> 24U) + 1,
437          ((t & PCI_AGP_COMMAND_ARQSZ_MASK) >> 13),
438          ((t & PCI_AGP_COMMAND_CAL_MASK) >> 10),
439          FLAG(t, PCI_AGP_COMMAND_SBA),
440          FLAG(t, PCI_AGP_COMMAND_AGP),
441          FLAG(t, PCI_AGP_COMMAND_GART64),
442          FLAG(t, PCI_AGP_COMMAND_64BIT),
443          FLAG(t, PCI_AGP_COMMAND_FW),
444          rate);
445 }
446
447 static void
448 cap_pcix_nobridge(struct device *d, int where)
449 {
450   u16 command;
451   u32 status;
452   static const byte max_outstanding[8] = { 1, 2, 3, 4, 8, 12, 16, 32 };
453
454   printf("PCI-X non-bridge device\n");
455
456   if (verbose < 2)
457     return;
458
459   if (!config_fetch(d, where + PCI_PCIX_STATUS, 4))
460     return;
461
462   command = get_conf_word(d, where + PCI_PCIX_COMMAND);
463   status = get_conf_long(d, where + PCI_PCIX_STATUS);
464   printf("\t\tCommand: DPERE%c ERO%c RBC=%d OST=%d\n",
465          FLAG(command, PCI_PCIX_COMMAND_DPERE),
466          FLAG(command, PCI_PCIX_COMMAND_ERO),
467          1 << (9 + ((command & PCI_PCIX_COMMAND_MAX_MEM_READ_BYTE_COUNT) >> 2U)),
468          max_outstanding[(command & PCI_PCIX_COMMAND_MAX_OUTSTANDING_SPLIT_TRANS) >> 4U]);
469   printf("\t\tStatus: Dev=%02x:%02x.%d 64bit%c 133MHz%c SCD%c USC%c DC=%s DMMRBC=%u DMOST=%u DMCRS=%u RSCEM%c 266MHz%c 533MHz%c\n",
470          ((status >> 8) & 0xff),
471          ((status >> 3) & 0x1f),
472          (status & PCI_PCIX_STATUS_FUNCTION),
473          FLAG(status, PCI_PCIX_STATUS_64BIT),
474          FLAG(status, PCI_PCIX_STATUS_133MHZ),
475          FLAG(status, PCI_PCIX_STATUS_SC_DISCARDED),
476          FLAG(status, PCI_PCIX_STATUS_UNEXPECTED_SC),
477          ((status & PCI_PCIX_STATUS_DEVICE_COMPLEXITY) ? "bridge" : "simple"),
478          1 << (9 + ((status >> 21) & 3U)),
479          max_outstanding[(status >> 23) & 7U],
480          1 << (3 + ((status >> 26) & 7U)),
481          FLAG(status, PCI_PCIX_STATUS_RCVD_SC_ERR_MESS),
482          FLAG(status, PCI_PCIX_STATUS_266MHZ),
483          FLAG(status, PCI_PCIX_STATUS_533MHZ));
484 }
485
486 static void
487 cap_pcix_bridge(struct device *d, int where)
488 {
489   static const char * const sec_clock_freq[8] = { "conv", "66MHz", "100MHz", "133MHz", "?4", "?5", "?6", "?7" };
490   u16 secstatus;
491   u32 status, upstcr, downstcr;
492
493   printf("PCI-X bridge device\n");
494
495   if (verbose < 2)
496     return;
497
498   if (!config_fetch(d, where + PCI_PCIX_BRIDGE_STATUS, 12))
499     return;
500
501   secstatus = get_conf_word(d, where + PCI_PCIX_BRIDGE_SEC_STATUS);
502   printf("\t\tSecondary Status: 64bit%c 133MHz%c SCD%c USC%c SCO%c SRD%c Freq=%s\n",
503          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_64BIT),
504          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_133MHZ),
505          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_SC_DISCARDED),
506          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_UNEXPECTED_SC),
507          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_SC_OVERRUN),
508          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_SPLIT_REQUEST_DELAYED),
509          sec_clock_freq[(secstatus >> 6) & 7]);
510   status = get_conf_long(d, where + PCI_PCIX_BRIDGE_STATUS);
511   printf("\t\tStatus: Dev=%02x:%02x.%d 64bit%c 133MHz%c SCD%c USC%c SCO%c SRD%c\n",
512          ((status >> 8) & 0xff),
513          ((status >> 3) & 0x1f),
514          (status & PCI_PCIX_BRIDGE_STATUS_FUNCTION),
515          FLAG(status, PCI_PCIX_BRIDGE_STATUS_64BIT),
516          FLAG(status, PCI_PCIX_BRIDGE_STATUS_133MHZ),
517          FLAG(status, PCI_PCIX_BRIDGE_STATUS_SC_DISCARDED),
518          FLAG(status, PCI_PCIX_BRIDGE_STATUS_UNEXPECTED_SC),
519          FLAG(status, PCI_PCIX_BRIDGE_STATUS_SC_OVERRUN),
520          FLAG(status, PCI_PCIX_BRIDGE_STATUS_SPLIT_REQUEST_DELAYED));
521   upstcr = get_conf_long(d, where + PCI_PCIX_BRIDGE_UPSTREAM_SPLIT_TRANS_CTRL);
522   printf("\t\tUpstream: Capacity=%u CommitmentLimit=%u\n",
523          (upstcr & PCI_PCIX_BRIDGE_STR_CAPACITY),
524          (upstcr >> 16) & 0xffff);
525   downstcr = get_conf_long(d, where + PCI_PCIX_BRIDGE_DOWNSTREAM_SPLIT_TRANS_CTRL);
526   printf("\t\tDownstream: Capacity=%u CommitmentLimit=%u\n",
527          (downstcr & PCI_PCIX_BRIDGE_STR_CAPACITY),
528          (downstcr >> 16) & 0xffff);
529 }
530
531 static void
532 cap_pcix(struct device *d, int where)
533 {
534   switch (get_conf_byte(d, PCI_HEADER_TYPE) & 0x7f)
535     {
536     case PCI_HEADER_TYPE_NORMAL:
537       cap_pcix_nobridge(d, where);
538       break;
539     case PCI_HEADER_TYPE_BRIDGE:
540       cap_pcix_bridge(d, where);
541       break;
542     }
543 }
544
545 static inline char *
546 ht_link_width(unsigned width)
547 {
548   static char * const widths[8] = { "8bit", "16bit", "[2]", "32bit", "2bit", "4bit", "[6]", "N/C" };
549   return widths[width];
550 }
551
552 static inline char *
553 ht_link_freq(unsigned freq)
554 {
555   static char * const freqs[16] = { "200MHz", "300MHz", "400MHz", "500MHz", "600MHz", "800MHz", "1.0GHz", "1.2GHz",
556                                     "1.4GHz", "1.6GHz", "[a]", "[b]", "[c]", "[d]", "[e]", "Vend" };
557   return freqs[freq];
558 }
559
560 static void
561 cap_ht_pri(struct device *d, int where, int cmd)
562 {
563   u16 lctr0, lcnf0, lctr1, lcnf1, eh;
564   u8 rid, lfrer0, lfcap0, ftr, lfrer1, lfcap1, mbu, mlu, bn;
565   char *fmt;
566
567   printf("HyperTransport: Slave or Primary Interface\n");
568   if (verbose < 2)
569     return;
570
571   if (!config_fetch(d, where + PCI_HT_PRI_LCTR0, PCI_HT_PRI_SIZEOF - PCI_HT_PRI_LCTR0))
572     return;
573   rid = get_conf_byte(d, where + PCI_HT_PRI_RID);
574   if (rid < 0x23 && rid > 0x11)
575     printf("\t\t!!! Possibly incomplete decoding\n");
576
577   if (rid >= 0x23)
578     fmt = "\t\tCommand: BaseUnitID=%u UnitCnt=%u MastHost%c DefDir%c DUL%c\n";
579   else
580     fmt = "\t\tCommand: BaseUnitID=%u UnitCnt=%u MastHost%c DefDir%c\n";
581   printf(fmt,
582          (cmd & PCI_HT_PRI_CMD_BUID),
583          (cmd & PCI_HT_PRI_CMD_UC) >> 5,
584          FLAG(cmd, PCI_HT_PRI_CMD_MH),
585          FLAG(cmd, PCI_HT_PRI_CMD_DD),
586          FLAG(cmd, PCI_HT_PRI_CMD_DUL));
587   lctr0 = get_conf_word(d, where + PCI_HT_PRI_LCTR0);
588   if (rid >= 0x23)
589     fmt = "\t\tLink Control 0: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x IsocEn%c LSEn%c ExtCTL%c 64b%c\n";
590   else
591     fmt = "\t\tLink Control 0: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x\n";
592   printf(fmt,
593          FLAG(lctr0, PCI_HT_LCTR_CFLE),
594          FLAG(lctr0, PCI_HT_LCTR_CST),
595          FLAG(lctr0, PCI_HT_LCTR_CFE),
596          FLAG(lctr0, PCI_HT_LCTR_LKFAIL),
597          FLAG(lctr0, PCI_HT_LCTR_INIT),
598          FLAG(lctr0, PCI_HT_LCTR_EOC),
599          FLAG(lctr0, PCI_HT_LCTR_TXO),
600          (lctr0 & PCI_HT_LCTR_CRCERR) >> 8,
601          FLAG(lctr0, PCI_HT_LCTR_ISOCEN),
602          FLAG(lctr0, PCI_HT_LCTR_LSEN),
603          FLAG(lctr0, PCI_HT_LCTR_EXTCTL),
604          FLAG(lctr0, PCI_HT_LCTR_64B));
605   lcnf0 = get_conf_word(d, where + PCI_HT_PRI_LCNF0);
606   if (rid >= 0x23)
607     fmt = "\t\tLink Config 0: MLWI=%1$s DwFcIn%5$c MLWO=%2$s DwFcOut%6$c LWI=%3$s DwFcInEn%7$c LWO=%4$s DwFcOutEn%8$c\n";
608   else
609     fmt = "\t\tLink Config 0: MLWI=%s MLWO=%s LWI=%s LWO=%s\n";
610   printf(fmt,
611          ht_link_width(lcnf0 & PCI_HT_LCNF_MLWI),
612          ht_link_width((lcnf0 & PCI_HT_LCNF_MLWO) >> 4),
613          ht_link_width((lcnf0 & PCI_HT_LCNF_LWI) >> 8),
614          ht_link_width((lcnf0 & PCI_HT_LCNF_LWO) >> 12),
615          FLAG(lcnf0, PCI_HT_LCNF_DFI),
616          FLAG(lcnf0, PCI_HT_LCNF_DFO),
617          FLAG(lcnf0, PCI_HT_LCNF_DFIE),
618          FLAG(lcnf0, PCI_HT_LCNF_DFOE));
619   lctr1 = get_conf_word(d, where + PCI_HT_PRI_LCTR1);
620   if (rid >= 0x23)
621     fmt = "\t\tLink Control 1: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x IsocEn%c LSEn%c ExtCTL%c 64b%c\n";
622   else
623     fmt = "\t\tLink Control 1: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x\n";
624   printf(fmt,
625          FLAG(lctr1, PCI_HT_LCTR_CFLE),
626          FLAG(lctr1, PCI_HT_LCTR_CST),
627          FLAG(lctr1, PCI_HT_LCTR_CFE),
628          FLAG(lctr1, PCI_HT_LCTR_LKFAIL),
629          FLAG(lctr1, PCI_HT_LCTR_INIT),
630          FLAG(lctr1, PCI_HT_LCTR_EOC),
631          FLAG(lctr1, PCI_HT_LCTR_TXO),
632          (lctr1 & PCI_HT_LCTR_CRCERR) >> 8,
633          FLAG(lctr1, PCI_HT_LCTR_ISOCEN),
634          FLAG(lctr1, PCI_HT_LCTR_LSEN),
635          FLAG(lctr1, PCI_HT_LCTR_EXTCTL),
636          FLAG(lctr1, PCI_HT_LCTR_64B));
637   lcnf1 = get_conf_word(d, where + PCI_HT_PRI_LCNF1);
638   if (rid >= 0x23)
639     fmt = "\t\tLink Config 1: MLWI=%1$s DwFcIn%5$c MLWO=%2$s DwFcOut%6$c LWI=%3$s DwFcInEn%7$c LWO=%4$s DwFcOutEn%8$c\n";
640   else
641     fmt = "\t\tLink Config 1: MLWI=%s MLWO=%s LWI=%s LWO=%s\n";
642   printf(fmt,
643          ht_link_width(lcnf1 & PCI_HT_LCNF_MLWI),
644          ht_link_width((lcnf1 & PCI_HT_LCNF_MLWO) >> 4),
645          ht_link_width((lcnf1 & PCI_HT_LCNF_LWI) >> 8),
646          ht_link_width((lcnf1 & PCI_HT_LCNF_LWO) >> 12),
647          FLAG(lcnf1, PCI_HT_LCNF_DFI),
648          FLAG(lcnf1, PCI_HT_LCNF_DFO),
649          FLAG(lcnf1, PCI_HT_LCNF_DFIE),
650          FLAG(lcnf1, PCI_HT_LCNF_DFOE));
651   printf("\t\tRevision ID: %u.%02u\n",
652          (rid & PCI_HT_RID_MAJ) >> 5, (rid & PCI_HT_RID_MIN));
653   if (rid < 0x23)
654     return;
655   lfrer0 = get_conf_byte(d, where + PCI_HT_PRI_LFRER0);
656   printf("\t\tLink Frequency 0: %s\n", ht_link_freq(lfrer0 & PCI_HT_LFRER_FREQ));
657   printf("\t\tLink Error 0: <Prot%c <Ovfl%c <EOC%c CTLTm%c\n",
658          FLAG(lfrer0, PCI_HT_LFRER_PROT),
659          FLAG(lfrer0, PCI_HT_LFRER_OV),
660          FLAG(lfrer0, PCI_HT_LFRER_EOC),
661          FLAG(lfrer0, PCI_HT_LFRER_CTLT));
662   lfcap0 = get_conf_byte(d, where + PCI_HT_PRI_LFCAP0);
663   printf("\t\tLink Frequency Capability 0: 200MHz%c 300MHz%c 400MHz%c 500MHz%c 600MHz%c 800MHz%c 1.0GHz%c 1.2GHz%c 1.4GHz%c 1.6GHz%c Vend%c\n",
664          FLAG(lfcap0, PCI_HT_LFCAP_200),
665          FLAG(lfcap0, PCI_HT_LFCAP_300),
666          FLAG(lfcap0, PCI_HT_LFCAP_400),
667          FLAG(lfcap0, PCI_HT_LFCAP_500),
668          FLAG(lfcap0, PCI_HT_LFCAP_600),
669          FLAG(lfcap0, PCI_HT_LFCAP_800),
670          FLAG(lfcap0, PCI_HT_LFCAP_1000),
671          FLAG(lfcap0, PCI_HT_LFCAP_1200),
672          FLAG(lfcap0, PCI_HT_LFCAP_1400),
673          FLAG(lfcap0, PCI_HT_LFCAP_1600),
674          FLAG(lfcap0, PCI_HT_LFCAP_VEND));
675   ftr = get_conf_byte(d, where + PCI_HT_PRI_FTR);
676   printf("\t\tFeature Capability: IsocFC%c LDTSTOP%c CRCTM%c ECTLT%c 64bA%c UIDRD%c\n",
677          FLAG(ftr, PCI_HT_FTR_ISOCFC),
678          FLAG(ftr, PCI_HT_FTR_LDTSTOP),
679          FLAG(ftr, PCI_HT_FTR_CRCTM),
680          FLAG(ftr, PCI_HT_FTR_ECTLT),
681          FLAG(ftr, PCI_HT_FTR_64BA),
682          FLAG(ftr, PCI_HT_FTR_UIDRD));
683   lfrer1 = get_conf_byte(d, where + PCI_HT_PRI_LFRER1);
684   printf("\t\tLink Frequency 1: %s\n", ht_link_freq(lfrer1 & PCI_HT_LFRER_FREQ));
685   printf("\t\tLink Error 1: <Prot%c <Ovfl%c <EOC%c CTLTm%c\n",
686          FLAG(lfrer1, PCI_HT_LFRER_PROT),
687          FLAG(lfrer1, PCI_HT_LFRER_OV),
688          FLAG(lfrer1, PCI_HT_LFRER_EOC),
689          FLAG(lfrer1, PCI_HT_LFRER_CTLT));
690   lfcap1 = get_conf_byte(d, where + PCI_HT_PRI_LFCAP1);
691   printf("\t\tLink Frequency Capability 1: 200MHz%c 300MHz%c 400MHz%c 500MHz%c 600MHz%c 800MHz%c 1.0GHz%c 1.2GHz%c 1.4GHz%c 1.6GHz%c Vend%c\n",
692          FLAG(lfcap1, PCI_HT_LFCAP_200),
693          FLAG(lfcap1, PCI_HT_LFCAP_300),
694          FLAG(lfcap1, PCI_HT_LFCAP_400),
695          FLAG(lfcap1, PCI_HT_LFCAP_500),
696          FLAG(lfcap1, PCI_HT_LFCAP_600),
697          FLAG(lfcap1, PCI_HT_LFCAP_800),
698          FLAG(lfcap1, PCI_HT_LFCAP_1000),
699          FLAG(lfcap1, PCI_HT_LFCAP_1200),
700          FLAG(lfcap1, PCI_HT_LFCAP_1400),
701          FLAG(lfcap1, PCI_HT_LFCAP_1600),
702          FLAG(lfcap1, PCI_HT_LFCAP_VEND));
703   eh = get_conf_word(d, where + PCI_HT_PRI_EH);
704   printf("\t\tError Handling: PFlE%c OFlE%c PFE%c OFE%c EOCFE%c RFE%c CRCFE%c SERRFE%c CF%c RE%c PNFE%c ONFE%c EOCNFE%c RNFE%c CRCNFE%c SERRNFE%c\n",
705          FLAG(eh, PCI_HT_EH_PFLE),
706          FLAG(eh, PCI_HT_EH_OFLE),
707          FLAG(eh, PCI_HT_EH_PFE),
708          FLAG(eh, PCI_HT_EH_OFE),
709          FLAG(eh, PCI_HT_EH_EOCFE),
710          FLAG(eh, PCI_HT_EH_RFE),
711          FLAG(eh, PCI_HT_EH_CRCFE),
712          FLAG(eh, PCI_HT_EH_SERRFE),
713          FLAG(eh, PCI_HT_EH_CF),
714          FLAG(eh, PCI_HT_EH_RE),
715          FLAG(eh, PCI_HT_EH_PNFE),
716          FLAG(eh, PCI_HT_EH_ONFE),
717          FLAG(eh, PCI_HT_EH_EOCNFE),
718          FLAG(eh, PCI_HT_EH_RNFE),
719          FLAG(eh, PCI_HT_EH_CRCNFE),
720          FLAG(eh, PCI_HT_EH_SERRNFE));
721   mbu = get_conf_byte(d, where + PCI_HT_PRI_MBU);
722   mlu = get_conf_byte(d, where + PCI_HT_PRI_MLU);
723   printf("\t\tPrefetchable memory behind bridge Upper: %02x-%02x\n", mbu, mlu);
724   bn = get_conf_byte(d, where + PCI_HT_PRI_BN);
725   printf("\t\tBus Number: %02x\n", bn);
726 }
727
728 static void
729 cap_ht_sec(struct device *d, int where, int cmd)
730 {
731   u16 lctr, lcnf, ftr, eh;
732   u8 rid, lfrer, lfcap, mbu, mlu;
733   char *fmt;
734
735   printf("HyperTransport: Host or Secondary Interface\n");
736   if (verbose < 2)
737     return;
738
739   if (!config_fetch(d, where + PCI_HT_SEC_LCTR, PCI_HT_SEC_SIZEOF - PCI_HT_SEC_LCTR))
740     return;
741   rid = get_conf_byte(d, where + PCI_HT_SEC_RID);
742   if (rid < 0x23 && rid > 0x11)
743     printf("\t\t!!! Possibly incomplete decoding\n");
744
745   if (rid >= 0x23)
746     fmt = "\t\tCommand: WarmRst%c DblEnd%c DevNum=%u ChainSide%c HostHide%c Slave%c <EOCErr%c DUL%c\n";
747   else
748     fmt = "\t\tCommand: WarmRst%c DblEnd%c\n";
749   printf(fmt,
750          FLAG(cmd, PCI_HT_SEC_CMD_WR),
751          FLAG(cmd, PCI_HT_SEC_CMD_DE),
752          (cmd & PCI_HT_SEC_CMD_DN) >> 2,
753          FLAG(cmd, PCI_HT_SEC_CMD_CS),
754          FLAG(cmd, PCI_HT_SEC_CMD_HH),
755          FLAG(cmd, PCI_HT_SEC_CMD_AS),
756          FLAG(cmd, PCI_HT_SEC_CMD_HIECE),
757          FLAG(cmd, PCI_HT_SEC_CMD_DUL));
758   lctr = get_conf_word(d, where + PCI_HT_SEC_LCTR);
759   if (rid >= 0x23)
760     fmt = "\t\tLink Control: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x IsocEn%c LSEn%c ExtCTL%c 64b%c\n";
761   else
762     fmt = "\t\tLink Control: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x\n";
763   printf(fmt,
764          FLAG(lctr, PCI_HT_LCTR_CFLE),
765          FLAG(lctr, PCI_HT_LCTR_CST),
766          FLAG(lctr, PCI_HT_LCTR_CFE),
767          FLAG(lctr, PCI_HT_LCTR_LKFAIL),
768          FLAG(lctr, PCI_HT_LCTR_INIT),
769          FLAG(lctr, PCI_HT_LCTR_EOC),
770          FLAG(lctr, PCI_HT_LCTR_TXO),
771          (lctr & PCI_HT_LCTR_CRCERR) >> 8,
772          FLAG(lctr, PCI_HT_LCTR_ISOCEN),
773          FLAG(lctr, PCI_HT_LCTR_LSEN),
774          FLAG(lctr, PCI_HT_LCTR_EXTCTL),
775          FLAG(lctr, PCI_HT_LCTR_64B));
776   lcnf = get_conf_word(d, where + PCI_HT_SEC_LCNF);
777   if (rid >= 0x23)
778     fmt = "\t\tLink Config: MLWI=%1$s DwFcIn%5$c MLWO=%2$s DwFcOut%6$c LWI=%3$s DwFcInEn%7$c LWO=%4$s DwFcOutEn%8$c\n";
779   else
780     fmt = "\t\tLink Config: MLWI=%s MLWO=%s LWI=%s LWO=%s\n";
781   printf(fmt,
782          ht_link_width(lcnf & PCI_HT_LCNF_MLWI),
783          ht_link_width((lcnf & PCI_HT_LCNF_MLWO) >> 4),
784          ht_link_width((lcnf & PCI_HT_LCNF_LWI) >> 8),
785          ht_link_width((lcnf & PCI_HT_LCNF_LWO) >> 12),
786          FLAG(lcnf, PCI_HT_LCNF_DFI),
787          FLAG(lcnf, PCI_HT_LCNF_DFO),
788          FLAG(lcnf, PCI_HT_LCNF_DFIE),
789          FLAG(lcnf, PCI_HT_LCNF_DFOE));
790   printf("\t\tRevision ID: %u.%02u\n",
791          (rid & PCI_HT_RID_MAJ) >> 5, (rid & PCI_HT_RID_MIN));
792   if (rid < 0x23)
793     return;
794   lfrer = get_conf_byte(d, where + PCI_HT_SEC_LFRER);
795   printf("\t\tLink Frequency: %s\n", ht_link_freq(lfrer & PCI_HT_LFRER_FREQ));
796   printf("\t\tLink Error: <Prot%c <Ovfl%c <EOC%c CTLTm%c\n",
797          FLAG(lfrer, PCI_HT_LFRER_PROT),
798          FLAG(lfrer, PCI_HT_LFRER_OV),
799          FLAG(lfrer, PCI_HT_LFRER_EOC),
800          FLAG(lfrer, PCI_HT_LFRER_CTLT));
801   lfcap = get_conf_byte(d, where + PCI_HT_SEC_LFCAP);
802   printf("\t\tLink Frequency Capability: 200MHz%c 300MHz%c 400MHz%c 500MHz%c 600MHz%c 800MHz%c 1.0GHz%c 1.2GHz%c 1.4GHz%c 1.6GHz%c Vend%c\n",
803          FLAG(lfcap, PCI_HT_LFCAP_200),
804          FLAG(lfcap, PCI_HT_LFCAP_300),
805          FLAG(lfcap, PCI_HT_LFCAP_400),
806          FLAG(lfcap, PCI_HT_LFCAP_500),
807          FLAG(lfcap, PCI_HT_LFCAP_600),
808          FLAG(lfcap, PCI_HT_LFCAP_800),
809          FLAG(lfcap, PCI_HT_LFCAP_1000),
810          FLAG(lfcap, PCI_HT_LFCAP_1200),
811          FLAG(lfcap, PCI_HT_LFCAP_1400),
812          FLAG(lfcap, PCI_HT_LFCAP_1600),
813          FLAG(lfcap, PCI_HT_LFCAP_VEND));
814   ftr = get_conf_word(d, where + PCI_HT_SEC_FTR);
815   printf("\t\tFeature Capability: IsocFC%c LDTSTOP%c CRCTM%c ECTLT%c 64bA%c UIDRD%c ExtRS%c UCnfE%c\n",
816          FLAG(ftr, PCI_HT_FTR_ISOCFC),
817          FLAG(ftr, PCI_HT_FTR_LDTSTOP),
818          FLAG(ftr, PCI_HT_FTR_CRCTM),
819          FLAG(ftr, PCI_HT_FTR_ECTLT),
820          FLAG(ftr, PCI_HT_FTR_64BA),
821          FLAG(ftr, PCI_HT_FTR_UIDRD),
822          FLAG(ftr, PCI_HT_SEC_FTR_EXTRS),
823          FLAG(ftr, PCI_HT_SEC_FTR_UCNFE));
824   if (ftr & PCI_HT_SEC_FTR_EXTRS)
825     {
826       eh = get_conf_word(d, where + PCI_HT_SEC_EH);
827       printf("\t\tError Handling: PFlE%c OFlE%c PFE%c OFE%c EOCFE%c RFE%c CRCFE%c SERRFE%c CF%c RE%c PNFE%c ONFE%c EOCNFE%c RNFE%c CRCNFE%c SERRNFE%c\n",
828              FLAG(eh, PCI_HT_EH_PFLE),
829              FLAG(eh, PCI_HT_EH_OFLE),
830              FLAG(eh, PCI_HT_EH_PFE),
831              FLAG(eh, PCI_HT_EH_OFE),
832              FLAG(eh, PCI_HT_EH_EOCFE),
833              FLAG(eh, PCI_HT_EH_RFE),
834              FLAG(eh, PCI_HT_EH_CRCFE),
835              FLAG(eh, PCI_HT_EH_SERRFE),
836              FLAG(eh, PCI_HT_EH_CF),
837              FLAG(eh, PCI_HT_EH_RE),
838              FLAG(eh, PCI_HT_EH_PNFE),
839              FLAG(eh, PCI_HT_EH_ONFE),
840              FLAG(eh, PCI_HT_EH_EOCNFE),
841              FLAG(eh, PCI_HT_EH_RNFE),
842              FLAG(eh, PCI_HT_EH_CRCNFE),
843              FLAG(eh, PCI_HT_EH_SERRNFE));
844       mbu = get_conf_byte(d, where + PCI_HT_SEC_MBU);
845       mlu = get_conf_byte(d, where + PCI_HT_SEC_MLU);
846       printf("\t\tPrefetchable memory behind bridge Upper: %02x-%02x\n", mbu, mlu);
847     }
848 }
849
850 static void
851 cap_ht(struct device *d, int where, int cmd)
852 {
853   int type;
854
855   switch (cmd & PCI_HT_CMD_TYP_HI)
856     {
857     case PCI_HT_CMD_TYP_HI_PRI:
858       cap_ht_pri(d, where, cmd);
859       return;
860     case PCI_HT_CMD_TYP_HI_SEC:
861       cap_ht_sec(d, where, cmd);
862       return;
863     }
864
865   type = cmd & PCI_HT_CMD_TYP;
866   switch (type)
867     {
868     case PCI_HT_CMD_TYP_SW:
869       printf("HyperTransport: Switch\n");
870       break;
871     case PCI_HT_CMD_TYP_IDC:
872       printf("HyperTransport: Interrupt Discovery and Configuration\n");
873       break;
874     case PCI_HT_CMD_TYP_RID:
875       printf("HyperTransport: Revision ID: %u.%02u\n",
876              (cmd & PCI_HT_RID_MAJ) >> 5, (cmd & PCI_HT_RID_MIN));
877       break;
878     case PCI_HT_CMD_TYP_UIDC:
879       printf("HyperTransport: UnitID Clumping\n");
880       break;
881     case PCI_HT_CMD_TYP_ECSA:
882       printf("HyperTransport: Extended Configuration Space Access\n");
883       break;
884     case PCI_HT_CMD_TYP_AM:
885       printf("HyperTransport: Address Mapping\n");
886       break;
887     case PCI_HT_CMD_TYP_MSIM:
888       printf("HyperTransport: MSI Mapping Enable%c Fixed%c\n",
889              FLAG(cmd, PCI_HT_MSIM_CMD_EN),
890              FLAG(cmd, PCI_HT_MSIM_CMD_FIXD));
891       if (verbose >= 2 && !(cmd & PCI_HT_MSIM_CMD_FIXD))
892         {
893           u32 offl, offh;
894           if (!config_fetch(d, where + PCI_HT_MSIM_ADDR_LO, 8))
895             break;
896           offl = get_conf_long(d, where + PCI_HT_MSIM_ADDR_LO);
897           offh = get_conf_long(d, where + PCI_HT_MSIM_ADDR_HI);
898           printf("\t\tMapping Address Base: %016llx\n", ((unsigned long long)offh << 32) | (offl & ~0xfffff));
899         }
900       break;
901     case PCI_HT_CMD_TYP_DR:
902       printf("HyperTransport: DirectRoute\n");
903       break;
904     case PCI_HT_CMD_TYP_VCS:
905       printf("HyperTransport: VCSet\n");
906       break;
907     case PCI_HT_CMD_TYP_RM:
908       printf("HyperTransport: Retry Mode\n");
909       break;
910     case PCI_HT_CMD_TYP_X86:
911       printf("HyperTransport: X86 (reserved)\n");
912       break;
913     default:
914       printf("HyperTransport: #%02x\n", type >> 11);
915     }
916 }
917
918 static void
919 cap_msi(struct device *d, int where, int cap)
920 {
921   int is64;
922   u32 t;
923   u16 w;
924
925   printf("Message Signalled Interrupts: Mask%c 64bit%c Queue=%d/%d Enable%c\n",
926          FLAG(cap, PCI_MSI_FLAGS_MASK_BIT),
927          FLAG(cap, PCI_MSI_FLAGS_64BIT),
928          (cap & PCI_MSI_FLAGS_QSIZE) >> 4,
929          (cap & PCI_MSI_FLAGS_QMASK) >> 1,
930          FLAG(cap, PCI_MSI_FLAGS_ENABLE));
931   if (verbose < 2)
932     return;
933   is64 = cap & PCI_MSI_FLAGS_64BIT;
934   if (!config_fetch(d, where + PCI_MSI_ADDRESS_LO, (is64 ? PCI_MSI_DATA_64 : PCI_MSI_DATA_32) + 2 - PCI_MSI_ADDRESS_LO))
935     return;
936   printf("\t\tAddress: ");
937   if (is64)
938     {
939       t = get_conf_long(d, where + PCI_MSI_ADDRESS_HI);
940       w = get_conf_word(d, where + PCI_MSI_DATA_64);
941       printf("%08x", t);
942     }
943   else
944     w = get_conf_word(d, where + PCI_MSI_DATA_32);
945   t = get_conf_long(d, where + PCI_MSI_ADDRESS_LO);
946   printf("%08x  Data: %04x\n", t, w);
947   if (cap & PCI_MSI_FLAGS_MASK_BIT)
948     {
949       u32 mask, pending;
950
951       if (is64)
952         {
953           if (!config_fetch(d, where + PCI_MSI_MASK_BIT_64, 8))
954             return;
955           mask = get_conf_long(d, where + PCI_MSI_MASK_BIT_64);
956           pending = get_conf_long(d, where + PCI_MSI_PENDING_64);
957         }
958       else
959         {
960           if (!config_fetch(d, where + PCI_MSI_MASK_BIT_32, 8))
961             return;
962           mask = get_conf_long(d, where + PCI_MSI_MASK_BIT_32);
963           pending = get_conf_long(d, where + PCI_MSI_PENDING_32);
964         }
965       printf("\t\tMasking: %08x  Pending: %08x\n", mask, pending);
966     }
967 }
968
969 static float power_limit(int value, int scale)
970 {
971   static const float scales[4] = { 1.0, 0.1, 0.01, 0.001 };
972   return value * scales[scale];
973 }
974
975 static const char *latency_l0s(int value)
976 {
977   static const char *latencies[] = { "<64ns", "<128ns", "<256ns", "<512ns", "<1us", "<2us", "<4us", "unlimited" };
978   return latencies[value];
979 }
980
981 static const char *latency_l1(int value)
982 {
983   static const char *latencies[] = { "<1us", "<2us", "<4us", "<8us", "<16us", "<32us", "<64us", "unlimited" };
984   return latencies[value];
985 }
986
987 static void cap_express_dev(struct device *d, int where, int type)
988 {
989   u32 t;
990   u16 w;
991
992   t = get_conf_long(d, where + PCI_EXP_DEVCAP);
993   printf("\t\tDevCap:\tMaxPayload %d bytes, PhantFunc %d, Latency L0s %s, L1 %s\n",
994         128 << (t & PCI_EXP_DEVCAP_PAYLOAD),
995         (1 << ((t & PCI_EXP_DEVCAP_PHANTOM) >> 3)) - 1,
996         latency_l0s((t & PCI_EXP_DEVCAP_L0S) >> 6),
997         latency_l1((t & PCI_EXP_DEVCAP_L1) >> 9));
998   printf("\t\t\tExtTag%c", FLAG(t, PCI_EXP_DEVCAP_EXT_TAG));
999   if ((type == PCI_EXP_TYPE_ENDPOINT) || (type == PCI_EXP_TYPE_LEG_END) ||
1000       (type == PCI_EXP_TYPE_UPSTREAM) || (type == PCI_EXP_TYPE_PCI_BRIDGE))
1001     printf(" AttnBtn%c AttnInd%c PwrInd%c",
1002         FLAG(t, PCI_EXP_DEVCAP_ATN_BUT),
1003         FLAG(t, PCI_EXP_DEVCAP_ATN_IND), FLAG(t, PCI_EXP_DEVCAP_PWR_IND));
1004   printf(" RBE%c FLReset%c",
1005         FLAG(t, PCI_EXP_DEVCAP_RBE),
1006         FLAG(t, PCI_EXP_DEVCAP_FLRESET));
1007   if (type == PCI_EXP_TYPE_UPSTREAM)
1008     printf("SlotPowerLimit %fW",
1009         power_limit((t & PCI_EXP_DEVCAP_PWR_VAL) >> 18,
1010                     (t & PCI_EXP_DEVCAP_PWR_SCL) >> 26));
1011   printf("\n");
1012
1013   w = get_conf_word(d, where + PCI_EXP_DEVCTL);
1014   printf("\t\tDevCtl:\tReport errors: Correctable%c Non-Fatal%c Fatal%c Unsupported%c\n",
1015         FLAG(w, PCI_EXP_DEVCTL_CERE),
1016         FLAG(w, PCI_EXP_DEVCTL_NFERE),
1017         FLAG(w, PCI_EXP_DEVCTL_FERE),
1018         FLAG(w, PCI_EXP_DEVCTL_URRE));
1019   printf("\t\t\tRlxdOrd%c ExtTag%c PhantFunc%c AuxPwr%c NoSnoop%c",
1020         FLAG(w, PCI_EXP_DEVCTL_RELAXED),
1021         FLAG(w, PCI_EXP_DEVCTL_EXT_TAG),
1022         FLAG(w, PCI_EXP_DEVCTL_PHANTOM),
1023         FLAG(w, PCI_EXP_DEVCTL_AUX_PME),
1024         FLAG(w, PCI_EXP_DEVCTL_NOSNOOP));
1025   if (type == PCI_EXP_TYPE_PCI_BRIDGE || type == PCI_EXP_TYPE_PCIE_BRIDGE)
1026     printf(" BrConfRtry%c", FLAG(w, PCI_EXP_DEVCTL_BCRE));
1027   if (type == PCI_EXP_TYPE_ENDPOINT && (t & PCI_EXP_DEVCAP_FLRESET))
1028     printf(" FLReset%c", FLAG(w, PCI_EXP_DEVCTL_FLRESET));
1029   printf("\n\t\t\tMaxPayload %d bytes, MaxReadReq %d bytes\n",
1030         128 << ((w & PCI_EXP_DEVCTL_PAYLOAD) >> 5),
1031         128 << ((w & PCI_EXP_DEVCTL_READRQ) >> 12));
1032
1033   w = get_conf_word(d, where + PCI_EXP_DEVSTA);
1034   printf("\t\tDevSta:\tCorrErr%c UncorrErr%c FatalErr%c UnsuppReq%c AuxPwr%c TransPend%c\n",
1035         FLAG(w, PCI_EXP_DEVSTA_CED),
1036         FLAG(w, PCI_EXP_DEVSTA_NFED),
1037         FLAG(w, PCI_EXP_DEVSTA_FED),
1038         FLAG(w, PCI_EXP_DEVSTA_URD),
1039         FLAG(w, PCI_EXP_DEVSTA_AUXPD),
1040         FLAG(w, PCI_EXP_DEVSTA_TRPND));
1041 }
1042
1043 static char *link_speed(int speed)
1044 {
1045   switch (speed)
1046     {
1047       case 1:
1048         return "2.5GT/s";
1049       case 2:
1050         return "5GT/s";
1051       default:
1052         return "unknown";
1053     }
1054 }
1055
1056 static char *aspm_support(int code)
1057 {
1058   switch (code)
1059     {
1060       case 1:
1061         return "L0s";
1062       case 3:
1063         return "L0s L1";
1064       default:
1065         return "unknown";
1066     }
1067 }
1068
1069 static const char *aspm_enabled(int code)
1070 {
1071   static const char *desc[] = { "Disabled", "L0s Enabled", "L1 Enabled", "L0s L1 Enabled" };
1072   return desc[code];
1073 }
1074
1075 static void cap_express_link(struct device *d, int where, int type)
1076 {
1077   u32 t;
1078   u16 w;
1079
1080   t = get_conf_long(d, where + PCI_EXP_LNKCAP);
1081   printf("\t\tLnkCap:\tPort #%d, Speed %s, Width x%d, ASPM %s, Latency L0 %s, L1 %s\n",
1082         t >> 24,
1083         link_speed(t & PCI_EXP_LNKCAP_SPEED), (t & PCI_EXP_LNKCAP_WIDTH) >> 4,
1084         aspm_support((t & PCI_EXP_LNKCAP_ASPM) >> 10),
1085         latency_l0s((t & PCI_EXP_LNKCAP_L0S) >> 12),
1086         latency_l1((t & PCI_EXP_LNKCAP_L1) >> 15));
1087   printf("\t\t\tClockPM%c Suprise%c LLActRep%c BwNot%c\n",
1088         FLAG(t, PCI_EXP_LNKCAP_CLOCKPM),
1089         FLAG(t, PCI_EXP_LNKCAP_SURPRISE),
1090         FLAG(t, PCI_EXP_LNKCAP_DLLA),
1091         FLAG(t, PCI_EXP_LNKCAP_LBNC));
1092
1093   w = get_conf_word(d, where + PCI_EXP_LNKCTL);
1094   printf("\t\tLnkCtl:\tASPM %s;", aspm_enabled(w & PCI_EXP_LNKCTL_ASPM));
1095   if ((type == PCI_EXP_TYPE_ROOT_PORT) || (type == PCI_EXP_TYPE_ENDPOINT) ||
1096       (type == PCI_EXP_TYPE_LEG_END))
1097     printf(" RCB %d bytes", w & PCI_EXP_LNKCTL_RCB ? 128 : 64);
1098   printf(" Disabled%c Retrain%c CommClk%c\n\t\t\tExtSynch%c ClockPM%c AutWidDis%c BWInt%c AutBWInt%c\n",
1099         FLAG(w, PCI_EXP_LNKCTL_DISABLE),
1100         FLAG(w, PCI_EXP_LNKCTL_RETRAIN),
1101         FLAG(w, PCI_EXP_LNKCTL_CLOCK),
1102         FLAG(w, PCI_EXP_LNKCTL_XSYNCH),
1103         FLAG(w, PCI_EXP_LNKCTL_CLOCKPM),
1104         FLAG(w, PCI_EXP_LNKCTL_HWAUTWD),
1105         FLAG(w, PCI_EXP_LNKCTL_BWMIE),
1106         FLAG(w, PCI_EXP_LNKCTL_AUTBWIE));
1107
1108   w = get_conf_word(d, where + PCI_EXP_LNKSTA);
1109   printf("\t\tLnkSta:\tSpeed %s, Width x%d, TrErr%c Train%c SlotClk%c DLActive%c BWMgmt%c ABWMgmt%c\n",
1110         link_speed(w & PCI_EXP_LNKSTA_SPEED),
1111         (w & PCI_EXP_LNKSTA_WIDTH) >> 4,
1112         FLAG(w, PCI_EXP_LNKSTA_TR_ERR),
1113         FLAG(w, PCI_EXP_LNKSTA_TRAIN),
1114         FLAG(w, PCI_EXP_LNKSTA_SL_CLK),
1115         FLAG(w, PCI_EXP_LNKSTA_DL_ACT),
1116         FLAG(w, PCI_EXP_LNKSTA_BWMGMT),
1117         FLAG(w, PCI_EXP_LNKSTA_AUTBW));
1118 }
1119
1120 static const char *indicator(int code)
1121 {
1122   static const char *names[] = { "Unknown", "On", "Blink", "Off" };
1123   return names[code];
1124 }
1125
1126 static void cap_express_slot(struct device *d, int where)
1127 {
1128   u32 t;
1129   u16 w;
1130
1131   t = get_conf_long(d, where + PCI_EXP_SLTCAP);
1132   printf("\t\tSltCap:\tAttnBtn%c PwrCtrl%c MRL%c AttnInd%c PwrInd%c HotPlug%c Surpise%c\n",
1133         FLAG(t, PCI_EXP_SLTCAP_ATNB),
1134         FLAG(t, PCI_EXP_SLTCAP_PWRC),
1135         FLAG(t, PCI_EXP_SLTCAP_MRL),
1136         FLAG(t, PCI_EXP_SLTCAP_ATNI),
1137         FLAG(t, PCI_EXP_SLTCAP_PWRI),
1138         FLAG(t, PCI_EXP_SLTCAP_HPC),
1139         FLAG(t, PCI_EXP_SLTCAP_HPS));
1140   printf("\t\t\tSlot #%3x, PowerLimit %f; Interlock%c NoCompl%c\n",
1141         t >> 19,
1142         power_limit((t & PCI_EXP_SLTCAP_PWR_VAL) >> 7, (t & PCI_EXP_SLTCAP_PWR_SCL) >> 15),
1143         FLAG(t, PCI_EXP_SLTCAP_INTERLOCK),
1144         FLAG(t, PCI_EXP_SLTCAP_NOCMDCOMP));
1145
1146   w = get_conf_word(d, where + PCI_EXP_SLTCTL);
1147   printf("\t\tSltCtl:\tEnable: AttnBtn%c PwrFlt%c MRL%c PresDet%c CmdCplt%c HPIrq%c LinkChg%c\n",
1148         FLAG(w, PCI_EXP_SLTCTL_ATNB),
1149         FLAG(w, PCI_EXP_SLTCTL_PWRF),
1150         FLAG(w, PCI_EXP_SLTCTL_MRLS),
1151         FLAG(w, PCI_EXP_SLTCTL_PRSD),
1152         FLAG(w, PCI_EXP_SLTCTL_CMDC),
1153         FLAG(w, PCI_EXP_SLTCTL_HPIE),
1154         FLAG(w, PCI_EXP_SLTCTL_LLCHG));
1155   printf("\t\t\tControl: AttnInd %s, PwrInd %s, Power%c Interlock%c\n",
1156         indicator((w & PCI_EXP_SLTCTL_ATNI) >> 6),
1157         indicator((w & PCI_EXP_SLTCTL_PWRI) >> 8),
1158         FLAG(w, PCI_EXP_SLTCTL_PWRC),
1159         FLAG(w, PCI_EXP_SLTCTL_INTERLOCK));
1160
1161   w = get_conf_word(d, where + PCI_EXP_SLTSTA);
1162   printf("\t\tSltSta:\tStatus: AttnBtn%c PowerFlt%c MRL%c CmdCplt%c PresDet%c Interlock%c\n",
1163         FLAG(w, PCI_EXP_SLTSTA_ATNB),
1164         FLAG(w, PCI_EXP_SLTSTA_PWRF),
1165         FLAG(w, PCI_EXP_SLTSTA_MRL_ST),
1166         FLAG(w, PCI_EXP_SLTSTA_CMDC),
1167         FLAG(w, PCI_EXP_SLTSTA_PRES),
1168         FLAG(w, PCI_EXP_SLTSTA_INTERLOCK));
1169   printf("\t\t\tChanged: MRL%c PresDet%c LinkState%c\n",
1170         FLAG(w, PCI_EXP_SLTSTA_MRLS),
1171         FLAG(w, PCI_EXP_SLTSTA_PRSD),
1172         FLAG(w, PCI_EXP_SLTSTA_LLCHG));
1173 }
1174
1175 static void cap_express_root(struct device *d, int where)
1176 {
1177   u32 w = get_conf_word(d, where + PCI_EXP_RTCTL);
1178   printf("\t\tRootCtl: ErrCorrectable%c ErrNon-Fatal%c ErrFatal%c PMEIntEna%c CRSVisible%c\n",
1179         FLAG(w, PCI_EXP_RTCTL_SECEE),
1180         FLAG(w, PCI_EXP_RTCTL_SENFEE),
1181         FLAG(w, PCI_EXP_RTCTL_SEFEE),
1182         FLAG(w, PCI_EXP_RTCTL_PMEIE),
1183         FLAG(w, PCI_EXP_RTCTL_CRSVIS));
1184
1185   w = get_conf_word(d, where + PCI_EXP_RTCAP);
1186   printf("\t\tRootCap: CRSVisible%c\n",
1187         FLAG(w, PCI_EXP_RTCAP_CRSVIS));
1188
1189   w = get_conf_word(d, where + PCI_EXP_RTSTA);
1190   printf("\t\tRootSta: PME ReqID %04x, PMEStatus%c PMEPending%c\n",
1191         w & PCI_EXP_RTSTA_PME_REQID,
1192         FLAG(w, PCI_EXP_RTSTA_PME_STATUS),
1193         FLAG(w, PCI_EXP_RTSTA_PME_PENDING));
1194 }
1195
1196 static const char *cap_express_dev2_timeout_range(int type)
1197 {
1198   /* Decode Completion Timeout Ranges. */
1199   switch (type)
1200     {
1201       case 0:
1202         return "Not Supported";
1203       case 1:
1204         return "Range A";
1205       case 2:
1206         return "Range B";
1207       case 3:
1208         return "Range AB";
1209       case 6:
1210         return "Range BC";
1211       case 7:
1212         return "Range ABC";
1213       case 14:
1214         return "Range BCD";
1215       case 15:
1216         return "Range ABCD";
1217       default:
1218         return "Unknown";
1219     }
1220 }
1221
1222 static const char *cap_express_dev2_timeout_value(int type)
1223 {
1224   /* Decode Completion Timeout Value. */
1225   switch (type)
1226     {
1227       case 0:
1228         return "50us to 50ms";
1229       case 1:
1230         return "50us to 100us";
1231       case 2:
1232         return "1ms to 10ms";
1233       case 5:
1234         return "16ms to 55ms";
1235       case 6:
1236         return "65ms to 210ms";
1237       case 9:
1238         return "260ms to 900ms";
1239       case 10:
1240         return "1s to 3.5s";
1241       case 13:
1242         return "4s to 13s";
1243       case 14:
1244         return "17s to 64s";
1245       default:
1246         return "Unknown";
1247     }
1248 }
1249
1250 static void cap_express_dev2(struct device *d, int where, int type)
1251 {
1252   u32 l;
1253   u16 w;
1254
1255   l = get_conf_long(d, where + PCI_EXP_DEVCAP2);
1256   printf("\t\tDevCap2: Completion Timeout: %s, TimeoutDis%c",
1257         cap_express_dev2_timeout_range(PCI_EXP_DEV2_TIMEOUT_RANGE(l)),
1258         FLAG(l, PCI_EXP_DEV2_TIMEOUT_DIS));
1259   if (type == PCI_EXP_TYPE_ROOT_PORT || type == PCI_EXP_TYPE_DOWNSTREAM)
1260     printf(" ARIFwd%c\n", FLAG(l, PCI_EXP_DEV2_ARI));
1261   else
1262     printf("\n");
1263
1264   w = get_conf_word(d, where + PCI_EXP_DEVCTL2);
1265   printf("\t\tDevCtl2: Completion Timeout: %s, TimeoutDis%c",
1266         cap_express_dev2_timeout_value(PCI_EXP_DEV2_TIMEOUT_VALUE(w)),
1267         FLAG(w, PCI_EXP_DEV2_TIMEOUT_DIS));
1268   if (type == PCI_EXP_TYPE_ROOT_PORT || type == PCI_EXP_TYPE_DOWNSTREAM)
1269     printf(" ARIFwd%c\n", FLAG(w, PCI_EXP_DEV2_ARI));
1270   else
1271     printf("\n");
1272 }
1273
1274 static const char *cap_express_link2_speed(int type)
1275 {
1276   switch (type)
1277     {
1278       case 0: /* hardwire to 0 means only the 2.5GT/s is supported */
1279       case 1:
1280         return "2.5GT/s";
1281       case 2:
1282         return "5GT/s";
1283       default:
1284         return "Unknown";
1285     }
1286 }
1287
1288 static const char *cap_express_link2_deemphasis(int type)
1289 {
1290   switch (type)
1291     {
1292       case 0:
1293         return "-6dB";
1294       case 1:
1295         return "-3.5dB";
1296       default:
1297         return "Unknown";
1298     }
1299 }
1300
1301 static const char *cap_express_link2_transmargin(int type)
1302 {
1303   switch (type)
1304     {
1305       case 0:
1306         return "Normal Operating Range";
1307       case 1:
1308         return "800-1200mV(full-swing)/400-700mV(half-swing)";
1309       case 2:
1310       case 3:
1311       case 4:
1312       case 5:
1313         return "200-400mV(full-swing)/100-200mV(half-swing)";
1314       default:
1315         return "Unknown";
1316     }
1317 }
1318
1319 static void cap_express_link2(struct device *d, int where, int type UNUSED)
1320 {
1321   u16 w;
1322
1323   w = get_conf_word(d, where + PCI_EXP_LNKCTL2);
1324   printf("\t\tLnkCtl2: Target Link Speed: %s, EnterCompliance%c SpeedDis%c, Selectable De-emphasis: %s\n"
1325         "\t\t\t Transmit Margin: %s, EnterModifiedCompliance%c ComplianceSOS%c\n"
1326         "\t\t\t Compliance De-emphasis: %s\n",
1327         cap_express_link2_speed(PCI_EXP_LNKCTL2_SPEED(w)),
1328         FLAG(w, PCI_EXP_LNKCTL2_CMPLNC),
1329         FLAG(w, PCI_EXP_LNKCTL2_SPEED_DIS),
1330         cap_express_link2_deemphasis(PCI_EXP_LNKCTL2_DEEMPHASIS(w)),
1331         cap_express_link2_transmargin(PCI_EXP_LNKCTL2_MARGIN(w)),
1332         FLAG(w, PCI_EXP_LNKCTL2_MOD_CMPLNC),
1333         FLAG(w, PCI_EXP_LNKCTL2_CMPLNC_SOS),
1334         cap_express_link2_deemphasis(PCI_EXP_LNKCTL2_COM_DEEMPHASIS(w)));
1335
1336   w = get_conf_word(d, where + PCI_EXP_LNKSTA2);
1337   printf("\t\tLnkSta2: Current De-emphasis Level: %s\n",
1338         cap_express_link2_deemphasis(PCI_EXP_LINKSTA2_DEEMPHASIS(w)));
1339 }
1340
1341 static void cap_express_slot2(struct device *d UNUSED, int where UNUSED)
1342 {
1343   /* No capabilities that require this field in PCIe rev2.0 spec. */
1344 }
1345
1346 static void
1347 cap_express(struct device *d, int where, int cap)
1348 {
1349   int type = (cap & PCI_EXP_FLAGS_TYPE) >> 4;
1350   int size;
1351   int slot = 0;
1352
1353   printf("Express ");
1354   if (verbose >= 2)
1355     printf("(v%d) ", cap & PCI_EXP_FLAGS_VERS);
1356   switch (type)
1357     {
1358     case PCI_EXP_TYPE_ENDPOINT:
1359       printf("Endpoint");
1360       break;
1361     case PCI_EXP_TYPE_LEG_END:
1362       printf("Legacy Endpoint");
1363       break;
1364     case PCI_EXP_TYPE_ROOT_PORT:
1365       slot = cap & PCI_EXP_FLAGS_SLOT;
1366       printf("Root Port (Slot%c)", FLAG(cap, PCI_EXP_FLAGS_SLOT));
1367       break;
1368     case PCI_EXP_TYPE_UPSTREAM:
1369       printf("Upstream Port");
1370       break;
1371     case PCI_EXP_TYPE_DOWNSTREAM:
1372       slot = cap & PCI_EXP_FLAGS_SLOT;
1373       printf("Downstream Port (Slot%c)", FLAG(cap, PCI_EXP_FLAGS_SLOT));
1374       break;
1375     case PCI_EXP_TYPE_PCI_BRIDGE:
1376       printf("PCI/PCI-X Bridge");
1377       break;
1378     case PCI_EXP_TYPE_PCIE_BRIDGE:
1379       printf("PCI/PCI-X to PCI-Express Bridge");
1380       break;
1381     case PCI_EXP_TYPE_ROOT_INT_EP:
1382       printf("Root Complex Integrated Endpoint");
1383       break;
1384     case PCI_EXP_TYPE_ROOT_EC:
1385       printf("Root Complex Event Collector");
1386       break;
1387     default:
1388       printf("Unknown type %d", type);
1389   }
1390   printf(", MSI %02x\n", (cap & PCI_EXP_FLAGS_IRQ) >> 9);
1391   if (verbose < 2)
1392     return;
1393
1394   size = 16;
1395   if (slot)
1396     size = 24;
1397   if (type == PCI_EXP_TYPE_ROOT_PORT)
1398     size = 32;
1399   if (!config_fetch(d, where + PCI_EXP_DEVCAP, size))
1400     return;
1401
1402   cap_express_dev(d, where, type);
1403   cap_express_link(d, where, type);
1404   if (slot)
1405     cap_express_slot(d, where);
1406   if (type == PCI_EXP_TYPE_ROOT_PORT)
1407     cap_express_root(d, where);
1408
1409   if ((cap & PCI_EXP_FLAGS_VERS) < 2)
1410     return;
1411
1412   size = 16;
1413   if (slot)
1414     size = 24;
1415   if (!config_fetch(d, where + PCI_EXP_DEVCAP2, size))
1416     return;
1417
1418   cap_express_dev2(d, where, type);
1419   cap_express_link2(d, where, type);
1420   if (slot)
1421     cap_express_slot2(d, where);
1422 }
1423
1424 static void
1425 cap_msix(struct device *d, int where, int cap)
1426 {
1427   u32 off;
1428
1429   printf("MSI-X: Enable%c Mask%c TabSize=%d\n",
1430          FLAG(cap, PCI_MSIX_ENABLE),
1431          FLAG(cap, PCI_MSIX_MASK),
1432          (cap & PCI_MSIX_TABSIZE) + 1);
1433   if (verbose < 2 || !config_fetch(d, where + PCI_MSIX_TABLE, 8))
1434     return;
1435
1436   off = get_conf_long(d, where + PCI_MSIX_TABLE);
1437   printf("\t\tVector table: BAR=%d offset=%08x\n",
1438          off & PCI_MSIX_BIR, off & ~PCI_MSIX_BIR);
1439   off = get_conf_long(d, where + PCI_MSIX_PBA);
1440   printf("\t\tPBA: BAR=%d offset=%08x\n",
1441          off & PCI_MSIX_BIR, off & ~PCI_MSIX_BIR);
1442 }
1443
1444 static void
1445 cap_slotid(int cap)
1446 {
1447   int esr = cap & 0xff;
1448   int chs = cap >> 8;
1449
1450   printf("Slot ID: %d slots, First%c, chassis %02x\n",
1451          esr & PCI_SID_ESR_NSLOTS,
1452          FLAG(esr, PCI_SID_ESR_FIC),
1453          chs);
1454 }
1455
1456 static void
1457 cap_ssvid(struct device *d, int where)
1458 {
1459   u16 subsys_v, subsys_d;
1460   char ssnamebuf[256];
1461
1462   if (!config_fetch(d, where, 8))
1463     return;
1464   subsys_v = get_conf_word(d, where + PCI_SSVID_VENDOR);
1465   subsys_d = get_conf_word(d, where + PCI_SSVID_DEVICE);
1466   printf("Subsystem: %s\n",
1467            pci_lookup_name(pacc, ssnamebuf, sizeof(ssnamebuf),
1468                            PCI_LOOKUP_SUBSYSTEM | PCI_LOOKUP_VENDOR | PCI_LOOKUP_DEVICE,
1469                            d->dev->vendor_id, d->dev->device_id, subsys_v, subsys_d));
1470 }
1471
1472 static void
1473 cap_dsn(struct device *d, int where)
1474 {
1475   u32 t1, t2;
1476   if (!config_fetch(d, where + 4, 8))
1477     return;
1478   t1 = get_conf_long(d, where + 4);
1479   t2 = get_conf_long(d, where + 8);
1480   printf("Device Serial Number %02x-%02x-%02x-%02x-%02x-%02x-%02x-%02x\n",
1481         t1 & 0xff, (t1 >> 8) & 0xff, (t1 >> 16) & 0xff, t1 >> 24,
1482         t2 & 0xff, (t2 >> 8) & 0xff, (t2 >> 16) & 0xff, t2 >> 24);
1483 }
1484
1485 static void
1486 cap_debug_port(int cap)
1487 {
1488   int bar = cap >> 13;
1489   int pos = cap & 0x1fff;
1490   printf("Debug port: BAR=%d offset=%04x\n", bar, pos);
1491 }
1492
1493 static void
1494 show_ext_caps(struct device *d)
1495 {
1496   int where = 0x100;
1497   char been_there[0x1000];
1498   memset(been_there, 0, 0x1000);
1499   do
1500     {
1501       u32 header;
1502       int id;
1503
1504       if (!config_fetch(d, where, 4))
1505         break;
1506       header = get_conf_long(d, where);
1507       if (!header)
1508         break;
1509       id = header & 0xffff;
1510       printf("\tCapabilities: [%03x] ", where);
1511       if (been_there[where]++)
1512         {
1513           printf("<chain looped>\n");
1514           break;
1515         }
1516       switch (id)
1517         {
1518           case PCI_EXT_CAP_ID_AER:
1519             printf("Advanced Error Reporting <?>\n");
1520             break;
1521           case PCI_EXT_CAP_ID_VC:
1522             printf("Virtual Channel <?>\n");
1523             break;
1524           case PCI_EXT_CAP_ID_DSN:
1525             cap_dsn(d, where);
1526             break;
1527           case PCI_EXT_CAP_ID_PB:
1528             printf("Power Budgeting <?>\n");
1529             break;
1530           case PCI_EXT_CAP_ID_RCLINK:
1531             printf("Root Complex Link <?>\n");
1532             break;
1533           case PCI_EXT_CAP_ID_RCILINK:
1534             printf("Root Complex Internal Link <?>\n");
1535             break;
1536           case PCI_EXT_CAP_ID_RCECOLL:
1537             printf("Root Complex Event Collector <?>\n");
1538             break;
1539           case PCI_EXT_CAP_ID_MFVC:
1540             printf("Multi-Function Virtual Channel <?>\n");
1541             break;
1542           case PCI_EXT_CAP_ID_RBCB:
1543             printf("Root Bridge Control Block <?>\n");
1544             break;
1545           case PCI_EXT_CAP_ID_VNDR:
1546             printf("Vendor Specific Information <?>\n");
1547             break;
1548           case PCI_EXT_CAP_ID_ACS:
1549             printf("Access Controls <?>\n");
1550             break;
1551           default:
1552             printf("#%02x\n", id);
1553             break;
1554         }
1555       where = header >> 20;
1556     } while (where);
1557 }
1558
1559 static void
1560 show_caps(struct device *d)
1561 {
1562   int can_have_ext_caps = 0;
1563
1564   if (get_conf_word(d, PCI_STATUS) & PCI_STATUS_CAP_LIST)
1565     {
1566       int where = get_conf_byte(d, PCI_CAPABILITY_LIST) & ~3;
1567       byte been_there[256];
1568       memset(been_there, 0, 256);
1569       while (where)
1570         {
1571           int id, next, cap;
1572           printf("\tCapabilities: ");
1573           if (!config_fetch(d, where, 4))
1574             {
1575               puts("<access denied>");
1576               break;
1577             }
1578           id = get_conf_byte(d, where + PCI_CAP_LIST_ID);
1579           next = get_conf_byte(d, where + PCI_CAP_LIST_NEXT) & ~3;
1580           cap = get_conf_word(d, where + PCI_CAP_FLAGS);
1581           printf("[%02x] ", where);
1582           if (been_there[where]++)
1583             {
1584               printf("<chain looped>\n");
1585               break;
1586             }
1587           if (id == 0xff)
1588             {
1589               printf("<chain broken>\n");
1590               break;
1591             }
1592           switch (id)
1593             {
1594             case PCI_CAP_ID_PM:
1595               cap_pm(d, where, cap);
1596               break;
1597             case PCI_CAP_ID_AGP:
1598               cap_agp(d, where, cap);
1599               break;
1600             case PCI_CAP_ID_VPD:
1601               printf("Vital Product Data <?>\n");
1602               break;
1603             case PCI_CAP_ID_SLOTID:
1604               cap_slotid(cap);
1605               break;
1606             case PCI_CAP_ID_MSI:
1607               cap_msi(d, where, cap);
1608               break;
1609             case PCI_CAP_ID_CHSWP:
1610               printf("CompactPCI hot-swap <?>\n");
1611               break;
1612             case PCI_CAP_ID_PCIX:
1613               cap_pcix(d, where);
1614               can_have_ext_caps = 1;
1615               break;
1616             case PCI_CAP_ID_HT:
1617               cap_ht(d, where, cap);
1618               break;
1619             case PCI_CAP_ID_VNDR:
1620               printf("Vendor Specific Information <?>\n");
1621               break;
1622             case PCI_CAP_ID_DBG:
1623               cap_debug_port(cap);
1624               break;
1625             case PCI_CAP_ID_CCRC:
1626               printf("CompactPCI central resource control <?>\n");
1627               break;
1628             case PCI_CAP_ID_HOTPLUG:
1629               printf("Hot-plug capable\n");
1630               break;
1631             case PCI_CAP_ID_SSVID:
1632               cap_ssvid(d, where);
1633               break;
1634             case PCI_CAP_ID_AGP3:
1635               printf("AGP3 <?>\n");
1636               break;
1637             case PCI_CAP_ID_SECURE:
1638               printf("Secure device <?>\n");
1639               break;
1640             case PCI_CAP_ID_EXP:
1641               cap_express(d, where, cap);
1642               can_have_ext_caps = 1;
1643               break;
1644             case PCI_CAP_ID_MSIX:
1645               cap_msix(d, where, cap);
1646               break;
1647             case PCI_CAP_ID_SATA:
1648               printf("SATA HBA <?>\n");
1649               break;
1650             case PCI_CAP_ID_AF:
1651               printf("PCIe advanced features <?>\n");
1652               break;
1653             default:
1654               printf("#%02x [%04x]\n", id, cap);
1655             }
1656           where = next;
1657         }
1658     }
1659   if (can_have_ext_caps)
1660     show_ext_caps(d);
1661 }
1662
1663 /*** Kernel drivers ***/
1664
1665 #ifdef PCI_OS_LINUX
1666
1667 #include <sys/utsname.h>
1668
1669 struct pcimap_entry {
1670   struct pcimap_entry *next;
1671   unsigned int vendor, device;
1672   unsigned int subvendor, subdevice;
1673   unsigned int class, class_mask;
1674   char module[1];
1675 };
1676
1677 static struct pcimap_entry *pcimap_head;
1678
1679 static void
1680 load_pcimap(void)
1681 {
1682   static int tried_pcimap;
1683   struct utsname uts;
1684   char *name, line[1024];
1685   FILE *f;
1686
1687   if (tried_pcimap)
1688     return;
1689   tried_pcimap = 1;
1690
1691   if (name = opt_pcimap)
1692     {
1693       f = fopen(name, "r");
1694       if (!f)
1695         die("Cannot open pcimap file %s: %m", name);
1696     }
1697   else
1698     {
1699       if (uname(&uts) < 0)
1700         die("uname() failed: %m");
1701       name = alloca(64 + strlen(uts.release));
1702       sprintf(name, "/lib/modules/%s/modules.pcimap", uts.release);
1703       f = fopen(name, "r");
1704       if (!f)
1705         return;
1706     }
1707
1708   while (fgets(line, sizeof(line), f))
1709     {
1710       char *c = strchr(line, '\n');
1711       struct pcimap_entry *e;
1712
1713       if (!c)
1714         die("Unterminated or too long line in %s", name);
1715       *c = 0;
1716       if (!line[0] || line[0] == '#')
1717         continue;
1718
1719       c = line;
1720       while (*c && *c != ' ' && *c != '\t')
1721         c++;
1722       if (!*c)
1723         continue;       /* FIXME: Emit warnings! */
1724       *c++ = 0;
1725
1726       e = xmalloc(sizeof(*e) + strlen(line));
1727       if (sscanf(c, "%i%i%i%i%i%i",
1728                  &e->vendor, &e->device,
1729                  &e->subvendor, &e->subdevice,
1730                  &e->class, &e->class_mask) != 6)
1731         continue;
1732       e->next = pcimap_head;
1733       pcimap_head = e;
1734       strcpy(e->module, line);
1735     }
1736   fclose(f);
1737 }
1738
1739 static int
1740 match_pcimap(struct device *d, struct pcimap_entry *e)
1741 {
1742   struct pci_dev *dev = d->dev;
1743   unsigned int class = get_conf_long(d, PCI_REVISION_ID) >> 8;
1744   word subv, subd;
1745
1746 #define MATCH(x, y) ((y) > 0xffff || (x) == (y))
1747   get_subid(d, &subv, &subd);
1748   return
1749     MATCH(dev->vendor_id, e->vendor) &&
1750     MATCH(dev->device_id, e->device) &&
1751     MATCH(subv, e->subvendor) &&
1752     MATCH(subd, e->subdevice) &&
1753     (class & e->class_mask) == e->class;
1754 #undef MATCH
1755 }
1756
1757 #define DRIVER_BUF_SIZE 1024
1758
1759 static char *
1760 find_driver(struct device *d, char *buf)
1761 {
1762   struct pci_dev *dev = d->dev;
1763   char name[1024], *drv, *base;
1764   int n;
1765
1766   if (dev->access->method != PCI_ACCESS_SYS_BUS_PCI)
1767     return NULL;
1768
1769   base = pci_get_param(dev->access, "sysfs.path");
1770   if (!base || !base[0])
1771     return NULL;
1772
1773   n = snprintf(name, sizeof(name), "%s/devices/%04x:%02x:%02x.%d/driver",
1774                base, dev->domain, dev->bus, dev->dev, dev->func);
1775   if (n < 0 || n >= (int)sizeof(name))
1776     die("show_driver: sysfs device name too long, why?");
1777
1778   n = readlink(name, buf, DRIVER_BUF_SIZE);
1779   if (n < 0)
1780     return NULL;
1781   if (n >= DRIVER_BUF_SIZE)
1782     return "<name-too-long>";
1783   buf[n] = 0;
1784
1785   if (drv = strrchr(buf, '/'))
1786     return drv+1;
1787   else
1788     return buf;
1789 }
1790
1791 static void
1792 show_kernel(struct device *d)
1793 {
1794   char buf[DRIVER_BUF_SIZE];
1795   char *driver;
1796   struct pcimap_entry *e, *last = NULL;
1797
1798   if (driver = find_driver(d, buf))
1799     printf("\tKernel driver in use: %s\n", driver);
1800
1801   load_pcimap();
1802   for (e=pcimap_head; e; e=e->next)
1803     if (match_pcimap(d, e) && (!last || strcmp(last->module, e->module)))
1804       {
1805         printf("%s %s", (last ? "," : "\tKernel modules:"), e->module);
1806         last = e;
1807       }
1808   if (last)
1809     putchar('\n');
1810 }
1811
1812 static void
1813 show_kernel_machine(struct device *d)
1814 {
1815   char buf[DRIVER_BUF_SIZE];
1816   char *driver;
1817   struct pcimap_entry *e, *last = NULL;
1818
1819   if (driver = find_driver(d, buf))
1820     printf("Driver:\t%s\n", driver);
1821
1822   load_pcimap();
1823   for (e=pcimap_head; e; e=e->next)
1824     if (match_pcimap(d, e) && (!last || strcmp(last->module, e->module)))
1825       {
1826         printf("Module:\t%s\n", e->module);
1827         last = e;
1828       }
1829 }
1830
1831 #else
1832
1833 static void
1834 show_kernel(struct device *d UNUSED)
1835 {
1836 }
1837
1838 static void
1839 show_kernel_machine(struct device *d UNUSED)
1840 {
1841 }
1842
1843 #endif
1844
1845 /*** Verbose output ***/
1846
1847 static void
1848 show_size(pciaddr_t x)
1849 {
1850   if (!x)
1851     return;
1852   printf(" [size=");
1853   if (x < 1024)
1854     printf("%d", (int) x);
1855   else if (x < 1048576)
1856     printf("%dK", (int)(x / 1024));
1857   else if (x < 0x80000000)
1858     printf("%dM", (int)(x / 1048576));
1859   else
1860     printf(PCIADDR_T_FMT, x);
1861   putchar(']');
1862 }
1863
1864 static void
1865 show_bases(struct device *d, int cnt)
1866 {
1867   struct pci_dev *p = d->dev;
1868   word cmd = get_conf_word(d, PCI_COMMAND);
1869   int i;
1870
1871   for(i=0; i<cnt; i++)
1872     {
1873       pciaddr_t pos = p->base_addr[i];
1874       pciaddr_t len = (p->known_fields & PCI_FILL_SIZES) ? p->size[i] : 0;
1875       u32 flg = get_conf_long(d, PCI_BASE_ADDRESS_0 + 4*i);
1876       if (flg == 0xffffffff)
1877         flg = 0;
1878       if (!pos && !flg && !len)
1879         continue;
1880       if (verbose > 1)
1881         printf("\tRegion %d: ", i);
1882       else
1883         putchar('\t');
1884       if (pos && !flg)                  /* Reported by the OS, but not by the device */
1885         {
1886           printf("[virtual] ");
1887           flg = pos;
1888         }
1889       if (flg & PCI_BASE_ADDRESS_SPACE_IO)
1890         {
1891           pciaddr_t a = pos & PCI_BASE_ADDRESS_IO_MASK;
1892           printf("I/O ports at ");
1893           if (a)
1894             printf(PCIADDR_PORT_FMT, a);
1895           else if (flg & PCI_BASE_ADDRESS_IO_MASK)
1896             printf("<ignored>");
1897           else
1898             printf("<unassigned>");
1899           if (!(cmd & PCI_COMMAND_IO))
1900             printf(" [disabled]");
1901         }
1902       else
1903         {
1904           int t = flg & PCI_BASE_ADDRESS_MEM_TYPE_MASK;
1905           pciaddr_t a = pos & PCI_ADDR_MEM_MASK;
1906           int done = 0;
1907           u32 z = 0;
1908
1909           printf("Memory at ");
1910           if (t == PCI_BASE_ADDRESS_MEM_TYPE_64)
1911             {
1912               if (i >= cnt - 1)
1913                 {
1914                   printf("<invalid-64bit-slot>");
1915                   done = 1;
1916                 }
1917               else
1918                 {
1919                   i++;
1920                   z = get_conf_long(d, PCI_BASE_ADDRESS_0 + 4*i);
1921                   if (opt_buscentric)
1922                     {
1923                       u32 y = a & 0xffffffff;
1924                       if (a || z)
1925                         printf("%08x%08x", z, y);
1926                       else
1927                         printf("<unassigned>");
1928                       done = 1;
1929                     }
1930                 }
1931             }
1932           if (!done)
1933             {
1934               if (a)
1935                 printf(PCIADDR_T_FMT, a);
1936               else
1937                 printf(((flg & PCI_BASE_ADDRESS_MEM_MASK) || z) ? "<ignored>" : "<unassigned>");
1938             }
1939           printf(" (%s, %sprefetchable)",
1940                  (t == PCI_BASE_ADDRESS_MEM_TYPE_32) ? "32-bit" :
1941                  (t == PCI_BASE_ADDRESS_MEM_TYPE_64) ? "64-bit" :
1942                  (t == PCI_BASE_ADDRESS_MEM_TYPE_1M) ? "low-1M" : "type 3",
1943                  (flg & PCI_BASE_ADDRESS_MEM_PREFETCH) ? "" : "non-");
1944           if (!(cmd & PCI_COMMAND_MEMORY))
1945             printf(" [disabled]");
1946         }
1947       show_size(len);
1948       putchar('\n');
1949     }
1950 }
1951
1952 static void
1953 show_rom(struct device *d, int reg)
1954 {
1955   struct pci_dev *p = d->dev;
1956   pciaddr_t rom = p->rom_base_addr;
1957   pciaddr_t len = (p->known_fields & PCI_FILL_SIZES) ? p->rom_size : 0;
1958   u32 flg = get_conf_long(d, reg);
1959   word cmd = get_conf_word(d, PCI_COMMAND);
1960
1961   if (!rom && !flg && !len)
1962     return;
1963   putchar('\t');
1964   if ((rom & PCI_ROM_ADDRESS_MASK) && !(flg & PCI_ROM_ADDRESS_MASK))
1965     {
1966       printf("[virtual] ");
1967       flg = rom;
1968     }
1969   printf("Expansion ROM at ");
1970   if (rom & PCI_ROM_ADDRESS_MASK)
1971     printf(PCIADDR_T_FMT, rom & PCI_ROM_ADDRESS_MASK);
1972   else if (flg & PCI_ROM_ADDRESS_MASK)
1973     printf("<ignored>");
1974   else
1975     printf("<unassigned>");
1976   if (!(flg & PCI_ROM_ADDRESS_ENABLE))
1977     printf(" [disabled]");
1978   else if (!(cmd & PCI_COMMAND_MEMORY))
1979     printf(" [disabled by cmd]");
1980   show_size(len);
1981   putchar('\n');
1982 }
1983
1984 static void
1985 show_htype0(struct device *d)
1986 {
1987   show_bases(d, 6);
1988   show_rom(d, PCI_ROM_ADDRESS);
1989   show_caps(d);
1990 }
1991
1992 static void
1993 show_htype1(struct device *d)
1994 {
1995   u32 io_base = get_conf_byte(d, PCI_IO_BASE);
1996   u32 io_limit = get_conf_byte(d, PCI_IO_LIMIT);
1997   u32 io_type = io_base & PCI_IO_RANGE_TYPE_MASK;
1998   u32 mem_base = get_conf_word(d, PCI_MEMORY_BASE);
1999   u32 mem_limit = get_conf_word(d, PCI_MEMORY_LIMIT);
2000   u32 mem_type = mem_base & PCI_MEMORY_RANGE_TYPE_MASK;
2001   u32 pref_base = get_conf_word(d, PCI_PREF_MEMORY_BASE);
2002   u32 pref_limit = get_conf_word(d, PCI_PREF_MEMORY_LIMIT);
2003   u32 pref_type = pref_base & PCI_PREF_RANGE_TYPE_MASK;
2004   word sec_stat = get_conf_word(d, PCI_SEC_STATUS);
2005   word brc = get_conf_word(d, PCI_BRIDGE_CONTROL);
2006   int verb = verbose > 2;
2007
2008   show_bases(d, 2);
2009   printf("\tBus: primary=%02x, secondary=%02x, subordinate=%02x, sec-latency=%d\n",
2010          get_conf_byte(d, PCI_PRIMARY_BUS),
2011          get_conf_byte(d, PCI_SECONDARY_BUS),
2012          get_conf_byte(d, PCI_SUBORDINATE_BUS),
2013          get_conf_byte(d, PCI_SEC_LATENCY_TIMER));
2014
2015   if (io_type != (io_limit & PCI_IO_RANGE_TYPE_MASK) ||
2016       (io_type != PCI_IO_RANGE_TYPE_16 && io_type != PCI_IO_RANGE_TYPE_32))
2017     printf("\t!!! Unknown I/O range types %x/%x\n", io_base, io_limit);
2018   else
2019     {
2020       io_base = (io_base & PCI_IO_RANGE_MASK) << 8;
2021       io_limit = (io_limit & PCI_IO_RANGE_MASK) << 8;
2022       if (io_type == PCI_IO_RANGE_TYPE_32)
2023         {
2024           io_base |= (get_conf_word(d, PCI_IO_BASE_UPPER16) << 16);
2025           io_limit |= (get_conf_word(d, PCI_IO_LIMIT_UPPER16) << 16);
2026         }
2027       if (io_base <= io_limit || verb)
2028         printf("\tI/O behind bridge: %08x-%08x\n", io_base, io_limit+0xfff);
2029     }
2030
2031   if (mem_type != (mem_limit & PCI_MEMORY_RANGE_TYPE_MASK) ||
2032       mem_type)
2033     printf("\t!!! Unknown memory range types %x/%x\n", mem_base, mem_limit);
2034   else
2035     {
2036       mem_base = (mem_base & PCI_MEMORY_RANGE_MASK) << 16;
2037       mem_limit = (mem_limit & PCI_MEMORY_RANGE_MASK) << 16;
2038       if (mem_base <= mem_limit || verb)
2039         printf("\tMemory behind bridge: %08x-%08x\n", mem_base, mem_limit + 0xfffff);
2040     }
2041
2042   if (pref_type != (pref_limit & PCI_PREF_RANGE_TYPE_MASK) ||
2043       (pref_type != PCI_PREF_RANGE_TYPE_32 && pref_type != PCI_PREF_RANGE_TYPE_64))
2044     printf("\t!!! Unknown prefetchable memory range types %x/%x\n", pref_base, pref_limit);
2045   else
2046     {
2047       pref_base = (pref_base & PCI_PREF_RANGE_MASK) << 16;
2048       pref_limit = (pref_limit & PCI_PREF_RANGE_MASK) << 16;
2049       if (pref_base <= pref_limit || verb)
2050         {
2051           if (pref_type == PCI_PREF_RANGE_TYPE_32)
2052             printf("\tPrefetchable memory behind bridge: %08x-%08x\n", pref_base, pref_limit + 0xfffff);
2053           else
2054             printf("\tPrefetchable memory behind bridge: %08x%08x-%08x%08x\n",
2055                    get_conf_long(d, PCI_PREF_BASE_UPPER32),
2056                    pref_base,
2057                    get_conf_long(d, PCI_PREF_LIMIT_UPPER32),
2058                    pref_limit + 0xfffff);
2059         }
2060     }
2061
2062   if (verbose > 1)
2063     printf("\tSecondary status: 66MHz%c FastB2B%c ParErr%c DEVSEL=%s >TAbort%c <TAbort%c <MAbort%c <SERR%c <PERR%c\n",
2064              FLAG(sec_stat, PCI_STATUS_66MHZ),
2065              FLAG(sec_stat, PCI_STATUS_FAST_BACK),
2066              FLAG(sec_stat, PCI_STATUS_PARITY),
2067              ((sec_stat & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_SLOW) ? "slow" :
2068              ((sec_stat & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_MEDIUM) ? "medium" :
2069              ((sec_stat & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_FAST) ? "fast" : "??",
2070              FLAG(sec_stat, PCI_STATUS_SIG_TARGET_ABORT),
2071              FLAG(sec_stat, PCI_STATUS_REC_TARGET_ABORT),
2072              FLAG(sec_stat, PCI_STATUS_REC_MASTER_ABORT),
2073              FLAG(sec_stat, PCI_STATUS_SIG_SYSTEM_ERROR),
2074              FLAG(sec_stat, PCI_STATUS_DETECTED_PARITY));
2075
2076   show_rom(d, PCI_ROM_ADDRESS1);
2077
2078   if (verbose > 1)
2079     {
2080       printf("\tBridgeCtl: Parity%c SERR%c NoISA%c VGA%c MAbort%c >Reset%c FastB2B%c\n",
2081         FLAG(brc, PCI_BRIDGE_CTL_PARITY),
2082         FLAG(brc, PCI_BRIDGE_CTL_SERR),
2083         FLAG(brc, PCI_BRIDGE_CTL_NO_ISA),
2084         FLAG(brc, PCI_BRIDGE_CTL_VGA),
2085         FLAG(brc, PCI_BRIDGE_CTL_MASTER_ABORT),
2086         FLAG(brc, PCI_BRIDGE_CTL_BUS_RESET),
2087         FLAG(brc, PCI_BRIDGE_CTL_FAST_BACK));
2088       printf("\t\tPriDiscTmr%c SecDiscTmr%c DiscTmrStat%c DiscTmrSERREn%c\n",
2089         FLAG(brc, PCI_BRIDGE_CTL_PRI_DISCARD_TIMER),
2090         FLAG(brc, PCI_BRIDGE_CTL_SEC_DISCARD_TIMER),
2091         FLAG(brc, PCI_BRIDGE_CTL_DISCARD_TIMER_STATUS),
2092         FLAG(brc, PCI_BRIDGE_CTL_DISCARD_TIMER_SERR_EN));
2093     }
2094
2095   show_caps(d);
2096 }
2097
2098 static void
2099 show_htype2(struct device *d)
2100 {
2101   int i;
2102   word cmd = get_conf_word(d, PCI_COMMAND);
2103   word brc = get_conf_word(d, PCI_CB_BRIDGE_CONTROL);
2104   word exca;
2105   int verb = verbose > 2;
2106
2107   show_bases(d, 1);
2108   printf("\tBus: primary=%02x, secondary=%02x, subordinate=%02x, sec-latency=%d\n",
2109          get_conf_byte(d, PCI_CB_PRIMARY_BUS),
2110          get_conf_byte(d, PCI_CB_CARD_BUS),
2111          get_conf_byte(d, PCI_CB_SUBORDINATE_BUS),
2112          get_conf_byte(d, PCI_CB_LATENCY_TIMER));
2113   for(i=0; i<2; i++)
2114     {
2115       int p = 8*i;
2116       u32 base = get_conf_long(d, PCI_CB_MEMORY_BASE_0 + p);
2117       u32 limit = get_conf_long(d, PCI_CB_MEMORY_LIMIT_0 + p);
2118       if (limit > base || verb)
2119         printf("\tMemory window %d: %08x-%08x%s%s\n", i, base, limit,
2120                (cmd & PCI_COMMAND_MEMORY) ? "" : " [disabled]",
2121                (brc & (PCI_CB_BRIDGE_CTL_PREFETCH_MEM0 << i)) ? " (prefetchable)" : "");
2122     }
2123   for(i=0; i<2; i++)
2124     {
2125       int p = 8*i;
2126       u32 base = get_conf_long(d, PCI_CB_IO_BASE_0 + p);
2127       u32 limit = get_conf_long(d, PCI_CB_IO_LIMIT_0 + p);
2128       if (!(base & PCI_IO_RANGE_TYPE_32))
2129         {
2130           base &= 0xffff;
2131           limit &= 0xffff;
2132         }
2133       base &= PCI_CB_IO_RANGE_MASK;
2134       limit = (limit & PCI_CB_IO_RANGE_MASK) + 3;
2135       if (base <= limit || verb)
2136         printf("\tI/O window %d: %08x-%08x%s\n", i, base, limit,
2137                (cmd & PCI_COMMAND_IO) ? "" : " [disabled]");
2138     }
2139
2140   if (get_conf_word(d, PCI_CB_SEC_STATUS) & PCI_STATUS_SIG_SYSTEM_ERROR)
2141     printf("\tSecondary status: SERR\n");
2142   if (verbose > 1)
2143     printf("\tBridgeCtl: Parity%c SERR%c ISA%c VGA%c MAbort%c >Reset%c 16bInt%c PostWrite%c\n",
2144            FLAG(brc, PCI_CB_BRIDGE_CTL_PARITY),
2145            FLAG(brc, PCI_CB_BRIDGE_CTL_SERR),
2146            FLAG(brc, PCI_CB_BRIDGE_CTL_ISA),
2147            FLAG(brc, PCI_CB_BRIDGE_CTL_VGA),
2148            FLAG(brc, PCI_CB_BRIDGE_CTL_MASTER_ABORT),
2149            FLAG(brc, PCI_CB_BRIDGE_CTL_CB_RESET),
2150            FLAG(brc, PCI_CB_BRIDGE_CTL_16BIT_INT),
2151            FLAG(brc, PCI_CB_BRIDGE_CTL_POST_WRITES));
2152
2153   if (d->config_cached < 128)
2154     {
2155       printf("\t<access denied to the rest>\n");
2156       return;
2157     }
2158
2159   exca = get_conf_word(d, PCI_CB_LEGACY_MODE_BASE);
2160   if (exca)
2161     printf("\t16-bit legacy interface ports at %04x\n", exca);
2162 }
2163
2164 static void
2165 show_verbose(struct device *d)
2166 {
2167   struct pci_dev *p = d->dev;
2168   word status = get_conf_word(d, PCI_STATUS);
2169   word cmd = get_conf_word(d, PCI_COMMAND);
2170   word class = p->device_class;
2171   byte bist = get_conf_byte(d, PCI_BIST);
2172   byte htype = get_conf_byte(d, PCI_HEADER_TYPE) & 0x7f;
2173   byte latency = get_conf_byte(d, PCI_LATENCY_TIMER);
2174   byte cache_line = get_conf_byte(d, PCI_CACHE_LINE_SIZE);
2175   byte max_lat, min_gnt;
2176   byte int_pin = get_conf_byte(d, PCI_INTERRUPT_PIN);
2177   unsigned int irq = p->irq;
2178   word subsys_v, subsys_d;
2179   char ssnamebuf[256];
2180
2181   show_terse(d);
2182
2183   switch (htype)
2184     {
2185     case PCI_HEADER_TYPE_NORMAL:
2186       if (class == PCI_CLASS_BRIDGE_PCI)
2187         printf("\t!!! Invalid class %04x for header type %02x\n", class, htype);
2188       max_lat = get_conf_byte(d, PCI_MAX_LAT);
2189       min_gnt = get_conf_byte(d, PCI_MIN_GNT);
2190       break;
2191     case PCI_HEADER_TYPE_BRIDGE:
2192       if ((class >> 8) != PCI_BASE_CLASS_BRIDGE)
2193         printf("\t!!! Invalid class %04x for header type %02x\n", class, htype);
2194       irq = int_pin = min_gnt = max_lat = 0;
2195       break;
2196     case PCI_HEADER_TYPE_CARDBUS:
2197       if ((class >> 8) != PCI_BASE_CLASS_BRIDGE)
2198         printf("\t!!! Invalid class %04x for header type %02x\n", class, htype);
2199       min_gnt = max_lat = 0;
2200       break;
2201     default:
2202       printf("\t!!! Unknown header type %02x\n", htype);
2203       return;
2204     }
2205
2206   get_subid(d, &subsys_v, &subsys_d);
2207   if (subsys_v && subsys_v != 0xffff)
2208     printf("\tSubsystem: %s\n",
2209            pci_lookup_name(pacc, ssnamebuf, sizeof(ssnamebuf),
2210                            PCI_LOOKUP_SUBSYSTEM | PCI_LOOKUP_VENDOR | PCI_LOOKUP_DEVICE,
2211                            p->vendor_id, p->device_id, subsys_v, subsys_d));
2212
2213   if (verbose > 1)
2214     {
2215       printf("\tControl: I/O%c Mem%c BusMaster%c SpecCycle%c MemWINV%c VGASnoop%c ParErr%c Stepping%c SERR%c FastB2B%c DisINTx%c\n",
2216              FLAG(cmd, PCI_COMMAND_IO),
2217              FLAG(cmd, PCI_COMMAND_MEMORY),
2218              FLAG(cmd, PCI_COMMAND_MASTER),
2219              FLAG(cmd, PCI_COMMAND_SPECIAL),
2220              FLAG(cmd, PCI_COMMAND_INVALIDATE),
2221              FLAG(cmd, PCI_COMMAND_VGA_PALETTE),
2222              FLAG(cmd, PCI_COMMAND_PARITY),
2223              FLAG(cmd, PCI_COMMAND_WAIT),
2224              FLAG(cmd, PCI_COMMAND_SERR),
2225              FLAG(cmd, PCI_COMMAND_FAST_BACK),
2226              FLAG(cmd, PCI_COMMAND_DISABLE_INTx));
2227       printf("\tStatus: Cap%c 66MHz%c UDF%c FastB2B%c ParErr%c DEVSEL=%s >TAbort%c <TAbort%c <MAbort%c >SERR%c <PERR%c INTx%c\n",
2228              FLAG(status, PCI_STATUS_CAP_LIST),
2229              FLAG(status, PCI_STATUS_66MHZ),
2230              FLAG(status, PCI_STATUS_UDF),
2231              FLAG(status, PCI_STATUS_FAST_BACK),
2232              FLAG(status, PCI_STATUS_PARITY),
2233              ((status & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_SLOW) ? "slow" :
2234              ((status & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_MEDIUM) ? "medium" :
2235              ((status & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_FAST) ? "fast" : "??",
2236              FLAG(status, PCI_STATUS_SIG_TARGET_ABORT),
2237              FLAG(status, PCI_STATUS_REC_TARGET_ABORT),
2238              FLAG(status, PCI_STATUS_REC_MASTER_ABORT),
2239              FLAG(status, PCI_STATUS_SIG_SYSTEM_ERROR),
2240              FLAG(status, PCI_STATUS_DETECTED_PARITY),
2241              FLAG(status, PCI_STATUS_INTx));
2242       if (cmd & PCI_COMMAND_MASTER)
2243         {
2244           printf("\tLatency: %d", latency);
2245           if (min_gnt || max_lat)
2246             {
2247               printf(" (");
2248               if (min_gnt)
2249                 printf("%dns min", min_gnt*250);
2250               if (min_gnt && max_lat)
2251                 printf(", ");
2252               if (max_lat)
2253                 printf("%dns max", max_lat*250);
2254               putchar(')');
2255             }
2256           if (cache_line)
2257             printf(", Cache Line Size: %d bytes", cache_line * 4);
2258           putchar('\n');
2259         }
2260       if (int_pin || irq)
2261         printf("\tInterrupt: pin %c routed to IRQ " PCIIRQ_FMT "\n",
2262                (int_pin ? 'A' + int_pin - 1 : '?'), irq);
2263     }
2264   else
2265     {
2266       printf("\tFlags: ");
2267       if (cmd & PCI_COMMAND_MASTER)
2268         printf("bus master, ");
2269       if (cmd & PCI_COMMAND_VGA_PALETTE)
2270         printf("VGA palette snoop, ");
2271       if (cmd & PCI_COMMAND_WAIT)
2272         printf("stepping, ");
2273       if (cmd & PCI_COMMAND_FAST_BACK)
2274         printf("fast Back2Back, ");
2275       if (status & PCI_STATUS_66MHZ)
2276         printf("66MHz, ");
2277       if (status & PCI_STATUS_UDF)
2278         printf("user-definable features, ");
2279       printf("%s devsel",
2280              ((status & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_SLOW) ? "slow" :
2281              ((status & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_MEDIUM) ? "medium" :
2282              ((status & PCI_STATUS_DEVSEL_MASK) == PCI_STATUS_DEVSEL_FAST) ? "fast" : "??");
2283       if (cmd & PCI_COMMAND_MASTER)
2284         printf(", latency %d", latency);
2285       if (irq)
2286         printf(", IRQ " PCIIRQ_FMT, irq);
2287       putchar('\n');
2288     }
2289
2290   if (bist & PCI_BIST_CAPABLE)
2291     {
2292       if (bist & PCI_BIST_START)
2293         printf("\tBIST is running\n");
2294       else
2295         printf("\tBIST result: %02x\n", bist & PCI_BIST_CODE_MASK);
2296     }
2297
2298   switch (htype)
2299     {
2300     case PCI_HEADER_TYPE_NORMAL:
2301       show_htype0(d);
2302       break;
2303     case PCI_HEADER_TYPE_BRIDGE:
2304       show_htype1(d);
2305       break;
2306     case PCI_HEADER_TYPE_CARDBUS:
2307       show_htype2(d);
2308       break;
2309     }
2310 }
2311
2312 /*** Machine-readable dumps ***/
2313
2314 static void
2315 show_hex_dump(struct device *d)
2316 {
2317   unsigned int i, cnt;
2318
2319   cnt = d->config_cached;
2320   if (opt_hex >= 3 && config_fetch(d, cnt, 256-cnt))
2321     {
2322       cnt = 256;
2323       if (opt_hex >= 4 && config_fetch(d, 256, 4096-256))
2324         cnt = 4096;
2325     }
2326
2327   for(i=0; i<cnt; i++)
2328     {
2329       if (! (i & 15))
2330         printf("%02x:", i);
2331       printf(" %02x", get_conf_byte(d, i));
2332       if ((i & 15) == 15)
2333         putchar('\n');
2334     }
2335 }
2336
2337 static void
2338 print_shell_escaped(char *c)
2339 {
2340   printf(" \"");
2341   while (*c)
2342     {
2343       if (*c == '"' || *c == '\\')
2344         putchar('\\');
2345       putchar(*c++);
2346     }
2347   putchar('"');
2348 }
2349
2350 static void
2351 show_machine(struct device *d)
2352 {
2353   struct pci_dev *p = d->dev;
2354   int c;
2355   word sv_id, sd_id;
2356   char classbuf[128], vendbuf[128], devbuf[128], svbuf[128], sdbuf[128];
2357
2358   get_subid(d, &sv_id, &sd_id);
2359
2360   if (verbose)
2361     {
2362       printf((opt_machine >= 2) ? "Slot:\t" : "Device:\t");
2363       show_slot_name(d);
2364       putchar('\n');
2365       printf("Class:\t%s\n",
2366              pci_lookup_name(pacc, classbuf, sizeof(classbuf), PCI_LOOKUP_CLASS, p->device_class));
2367       printf("Vendor:\t%s\n",
2368              pci_lookup_name(pacc, vendbuf, sizeof(vendbuf), PCI_LOOKUP_VENDOR, p->vendor_id, p->device_id));
2369       printf("Device:\t%s\n",
2370              pci_lookup_name(pacc, devbuf, sizeof(devbuf), PCI_LOOKUP_DEVICE, p->vendor_id, p->device_id));
2371       if (sv_id && sv_id != 0xffff)
2372         {
2373           printf("SVendor:\t%s\n",
2374                  pci_lookup_name(pacc, svbuf, sizeof(svbuf), PCI_LOOKUP_SUBSYSTEM | PCI_LOOKUP_VENDOR, sv_id));
2375           printf("SDevice:\t%s\n",
2376                  pci_lookup_name(pacc, sdbuf, sizeof(sdbuf), PCI_LOOKUP_SUBSYSTEM | PCI_LOOKUP_DEVICE, p->vendor_id, p->device_id, sv_id, sd_id));
2377         }
2378       if (c = get_conf_byte(d, PCI_REVISION_ID))
2379         printf("Rev:\t%02x\n", c);
2380       if (c = get_conf_byte(d, PCI_CLASS_PROG))
2381         printf("ProgIf:\t%02x\n", c);
2382       if (opt_kernel)
2383         show_kernel_machine(d);
2384     }
2385   else
2386     {
2387       show_slot_name(d);
2388       print_shell_escaped(pci_lookup_name(pacc, classbuf, sizeof(classbuf), PCI_LOOKUP_CLASS, p->device_class));
2389       print_shell_escaped(pci_lookup_name(pacc, vendbuf, sizeof(vendbuf), PCI_LOOKUP_VENDOR, p->vendor_id, p->device_id));
2390       print_shell_escaped(pci_lookup_name(pacc, devbuf, sizeof(devbuf), PCI_LOOKUP_DEVICE, p->vendor_id, p->device_id));
2391       if (c = get_conf_byte(d, PCI_REVISION_ID))
2392         printf(" -r%02x", c);
2393       if (c = get_conf_byte(d, PCI_CLASS_PROG))
2394         printf(" -p%02x", c);
2395       if (sv_id && sv_id != 0xffff)
2396         {
2397           print_shell_escaped(pci_lookup_name(pacc, svbuf, sizeof(svbuf), PCI_LOOKUP_SUBSYSTEM | PCI_LOOKUP_VENDOR, sv_id));
2398           print_shell_escaped(pci_lookup_name(pacc, sdbuf, sizeof(sdbuf), PCI_LOOKUP_SUBSYSTEM | PCI_LOOKUP_DEVICE, p->vendor_id, p->device_id, sv_id, sd_id));
2399         }
2400       else
2401         printf(" \"\" \"\"");
2402       putchar('\n');
2403     }
2404 }
2405
2406 /*** Main show function ***/
2407
2408 static void
2409 show_device(struct device *d)
2410 {
2411   if (opt_machine)
2412     show_machine(d);
2413   else
2414     {
2415       if (verbose)
2416         show_verbose(d);
2417       else
2418         show_terse(d);
2419       if (opt_kernel || verbose)
2420         show_kernel(d);
2421     }
2422   if (opt_hex)
2423     show_hex_dump(d);
2424   if (verbose || opt_hex)
2425     putchar('\n');
2426 }
2427
2428 static void
2429 show(void)
2430 {
2431   struct device *d;
2432
2433   for(d=first_dev; d; d=d->next)
2434     show_device(d);
2435 }
2436
2437 /*** Tree output ***/
2438
2439 struct bridge {
2440   struct bridge *chain;                 /* Single-linked list of bridges */
2441   struct bridge *next, *child;          /* Tree of bridges */
2442   struct bus *first_bus;                /* List of buses connected to this bridge */
2443   unsigned int domain;
2444   unsigned int primary, secondary, subordinate; /* Bus numbers */
2445   struct device *br_dev;
2446 };
2447
2448 struct bus {
2449   unsigned int domain;
2450   unsigned int number;
2451   struct bus *sibling;
2452   struct device *first_dev, **last_dev;
2453 };
2454
2455 static struct bridge host_bridge = { NULL, NULL, NULL, NULL, 0, ~0, 0, ~0, NULL };
2456
2457 static struct bus *
2458 find_bus(struct bridge *b, unsigned int domain, unsigned int n)
2459 {
2460   struct bus *bus;
2461
2462   for(bus=b->first_bus; bus; bus=bus->sibling)
2463     if (bus->domain == domain && bus->number == n)
2464       break;
2465   return bus;
2466 }
2467
2468 static struct bus *
2469 new_bus(struct bridge *b, unsigned int domain, unsigned int n)
2470 {
2471   struct bus *bus = xmalloc(sizeof(struct bus));
2472   bus->domain = domain;
2473   bus->number = n;
2474   bus->sibling = b->first_bus;
2475   bus->first_dev = NULL;
2476   bus->last_dev = &bus->first_dev;
2477   b->first_bus = bus;
2478   return bus;
2479 }
2480
2481 static void
2482 insert_dev(struct device *d, struct bridge *b)
2483 {
2484   struct pci_dev *p = d->dev;
2485   struct bus *bus;
2486
2487   if (! (bus = find_bus(b, p->domain, p->bus)))
2488     {
2489       struct bridge *c;
2490       for(c=b->child; c; c=c->next)
2491         if (c->domain == p->domain && c->secondary <= p->bus && p->bus <= c->subordinate)
2492           {
2493             insert_dev(d, c);
2494             return;
2495           }
2496       bus = new_bus(b, p->domain, p->bus);
2497     }
2498   /* Simple insertion at the end _does_ guarantee the correct order as the
2499    * original device list was sorted by (domain, bus, devfn) lexicographically
2500    * and all devices on the new list have the same bus number.
2501    */
2502   *bus->last_dev = d;
2503   bus->last_dev = &d->next;
2504   d->next = NULL;
2505 }
2506
2507 static void
2508 grow_tree(void)
2509 {
2510   struct device *d, *d2;
2511   struct bridge **last_br, *b;
2512
2513   /* Build list of bridges */
2514
2515   last_br = &host_bridge.chain;
2516   for(d=first_dev; d; d=d->next)
2517     {
2518       word class = d->dev->device_class;
2519       byte ht = get_conf_byte(d, PCI_HEADER_TYPE) & 0x7f;
2520       if (class == PCI_CLASS_BRIDGE_PCI &&
2521           (ht == PCI_HEADER_TYPE_BRIDGE || ht == PCI_HEADER_TYPE_CARDBUS))
2522         {
2523           b = xmalloc(sizeof(struct bridge));
2524           b->domain = d->dev->domain;
2525           if (ht == PCI_HEADER_TYPE_BRIDGE)
2526             {
2527               b->primary = get_conf_byte(d, PCI_PRIMARY_BUS);
2528               b->secondary = get_conf_byte(d, PCI_SECONDARY_BUS);
2529               b->subordinate = get_conf_byte(d, PCI_SUBORDINATE_BUS);
2530             }
2531           else
2532             {
2533               b->primary = get_conf_byte(d, PCI_CB_PRIMARY_BUS);
2534               b->secondary = get_conf_byte(d, PCI_CB_CARD_BUS);
2535               b->subordinate = get_conf_byte(d, PCI_CB_SUBORDINATE_BUS);
2536             }
2537           *last_br = b;
2538           last_br = &b->chain;
2539           b->next = b->child = NULL;
2540           b->first_bus = NULL;
2541           b->br_dev = d;
2542         }
2543     }
2544   *last_br = NULL;
2545
2546   /* Create a bridge tree */
2547
2548   for(b=&host_bridge; b; b=b->chain)
2549     {
2550       struct bridge *c, *best;
2551       best = NULL;
2552       for(c=&host_bridge; c; c=c->chain)
2553         if (c != b && (c == &host_bridge || b->domain == c->domain) &&
2554             b->primary >= c->secondary && b->primary <= c->subordinate &&
2555             (!best || best->subordinate - best->primary > c->subordinate - c->primary))
2556           best = c;
2557       if (best)
2558         {
2559           b->next = best->child;
2560           best->child = b;
2561         }
2562     }
2563
2564   /* Insert secondary bus for each bridge */
2565
2566   for(b=&host_bridge; b; b=b->chain)
2567     if (!find_bus(b, b->domain, b->secondary))
2568       new_bus(b, b->domain, b->secondary);
2569
2570   /* Create bus structs and link devices */
2571
2572   for(d=first_dev; d;)
2573     {
2574       d2 = d->next;
2575       insert_dev(d, &host_bridge);
2576       d = d2;
2577     }
2578 }
2579
2580 static void
2581 print_it(char *line, char *p)
2582 {
2583   *p++ = '\n';
2584   *p = 0;
2585   fputs(line, stdout);
2586   for(p=line; *p; p++)
2587     if (*p == '+' || *p == '|')
2588       *p = '|';
2589     else
2590       *p = ' ';
2591 }
2592
2593 static void show_tree_bridge(struct bridge *, char *, char *);
2594
2595 static void
2596 show_tree_dev(struct device *d, char *line, char *p)
2597 {
2598   struct pci_dev *q = d->dev;
2599   struct bridge *b;
2600   char namebuf[256];
2601
2602   p += sprintf(p, "%02x.%x", q->dev, q->func);
2603   for(b=&host_bridge; b; b=b->chain)
2604     if (b->br_dev == d)
2605       {
2606         if (b->secondary == b->subordinate)
2607           p += sprintf(p, "-[%04x:%02x]-", b->domain, b->secondary);
2608         else
2609           p += sprintf(p, "-[%04x:%02x-%02x]-", b->domain, b->secondary, b->subordinate);
2610         show_tree_bridge(b, line, p);
2611         return;
2612       }
2613   if (verbose)
2614     p += sprintf(p, "  %s",
2615                  pci_lookup_name(pacc, namebuf, sizeof(namebuf),
2616                                  PCI_LOOKUP_VENDOR | PCI_LOOKUP_DEVICE,
2617                                  q->vendor_id, q->device_id));
2618   print_it(line, p);
2619 }
2620
2621 static void
2622 show_tree_bus(struct bus *b, char *line, char *p)
2623 {
2624   if (!b->first_dev)
2625     print_it(line, p);
2626   else if (!b->first_dev->next)
2627     {
2628       *p++ = '-';
2629       *p++ = '-';
2630       show_tree_dev(b->first_dev, line, p);
2631     }
2632   else
2633     {
2634       struct device *d = b->first_dev;
2635       while (d->next)
2636         {
2637           p[0] = '+';
2638           p[1] = '-';
2639           show_tree_dev(d, line, p+2);
2640           d = d->next;
2641         }
2642       p[0] = '\\';
2643       p[1] = '-';
2644       show_tree_dev(d, line, p+2);
2645     }
2646 }
2647
2648 static void
2649 show_tree_bridge(struct bridge *b, char *line, char *p)
2650 {
2651   *p++ = '-';
2652   if (!b->first_bus->sibling)
2653     {
2654       if (b == &host_bridge)
2655         p += sprintf(p, "[%04x:%02x]-", b->domain, b->first_bus->number);
2656       show_tree_bus(b->first_bus, line, p);
2657     }
2658   else
2659     {
2660       struct bus *u = b->first_bus;
2661       char *k;
2662
2663       while (u->sibling)
2664         {
2665           k = p + sprintf(p, "+-[%04x:%02x]-", u->domain, u->number);
2666           show_tree_bus(u, line, k);
2667           u = u->sibling;
2668         }
2669       k = p + sprintf(p, "\\-[%04x:%02x]-", u->domain, u->number);
2670       show_tree_bus(u, line, k);
2671     }
2672 }
2673
2674 static void
2675 show_forest(void)
2676 {
2677   char line[256];
2678
2679   grow_tree();
2680   show_tree_bridge(&host_bridge, line, line);
2681 }
2682
2683 /*** Bus mapping mode ***/
2684
2685 struct bus_bridge {
2686   struct bus_bridge *next;
2687   byte this, dev, func, first, last, bug;
2688 };
2689
2690 struct bus_info {
2691   byte exists;
2692   byte guestbook;
2693   struct bus_bridge *bridges, *via;
2694 };
2695
2696 static struct bus_info *bus_info;
2697
2698 static void
2699 map_bridge(struct bus_info *bi, struct device *d, int np, int ns, int nl)
2700 {
2701   struct bus_bridge *b = xmalloc(sizeof(struct bus_bridge));
2702   struct pci_dev *p = d->dev;
2703
2704   b->next = bi->bridges;
2705   bi->bridges = b;
2706   b->this = get_conf_byte(d, np);
2707   b->dev = p->dev;
2708   b->func = p->func;
2709   b->first = get_conf_byte(d, ns);
2710   b->last = get_conf_byte(d, nl);
2711   printf("## %02x.%02x:%d is a bridge from %02x to %02x-%02x\n",
2712          p->bus, p->dev, p->func, b->this, b->first, b->last);
2713   if (b->this != p->bus)
2714     printf("!!! Bridge points to invalid primary bus.\n");
2715   if (b->first > b->last)
2716     {
2717       printf("!!! Bridge points to invalid bus range.\n");
2718       b->last = b->first;
2719     }
2720 }
2721
2722 static void
2723 do_map_bus(int bus)
2724 {
2725   int dev, func;
2726   int verbose = pacc->debugging;
2727   struct bus_info *bi = bus_info + bus;
2728   struct device *d;
2729
2730   if (verbose)
2731     printf("Mapping bus %02x\n", bus);
2732   for(dev = 0; dev < 32; dev++)
2733     if (filter.slot < 0 || filter.slot == dev)
2734       {
2735         int func_limit = 1;
2736         for(func = 0; func < func_limit; func++)
2737           if (filter.func < 0 || filter.func == func)
2738             {
2739               /* XXX: Bus mapping supports only domain 0 */
2740               struct pci_dev *p = pci_get_dev(pacc, 0, bus, dev, func);
2741               u16 vendor = pci_read_word(p, PCI_VENDOR_ID);
2742               if (vendor && vendor != 0xffff)
2743                 {
2744                   if (!func && (pci_read_byte(p, PCI_HEADER_TYPE) & 0x80))
2745                     func_limit = 8;
2746                   if (verbose)
2747                     printf("Discovered device %02x:%02x.%d\n", bus, dev, func);
2748                   bi->exists = 1;
2749                   if (d = scan_device(p))
2750                     {
2751                       show_device(d);
2752                       switch (get_conf_byte(d, PCI_HEADER_TYPE) & 0x7f)
2753                         {
2754                         case PCI_HEADER_TYPE_BRIDGE:
2755                           map_bridge(bi, d, PCI_PRIMARY_BUS, PCI_SECONDARY_BUS, PCI_SUBORDINATE_BUS);
2756                           break;
2757                         case PCI_HEADER_TYPE_CARDBUS:
2758                           map_bridge(bi, d, PCI_CB_PRIMARY_BUS, PCI_CB_CARD_BUS, PCI_CB_SUBORDINATE_BUS);
2759                           break;
2760                         }
2761                       free(d);
2762                     }
2763                   else if (verbose)
2764                     printf("But it was filtered out.\n");
2765                 }
2766               pci_free_dev(p);
2767             }
2768       }
2769 }
2770
2771 static void
2772 do_map_bridges(int bus, int min, int max)
2773 {
2774   struct bus_info *bi = bus_info + bus;
2775   struct bus_bridge *b;
2776
2777   bi->guestbook = 1;
2778   for(b=bi->bridges; b; b=b->next)
2779     {
2780       if (bus_info[b->first].guestbook)
2781         b->bug = 1;
2782       else if (b->first < min || b->last > max)
2783         b->bug = 2;
2784       else
2785         {
2786           bus_info[b->first].via = b;
2787           do_map_bridges(b->first, b->first, b->last);
2788         }
2789     }
2790 }
2791
2792 static void
2793 map_bridges(void)
2794 {
2795   int i;
2796
2797   printf("\nSummary of buses:\n\n");
2798   for(i=0; i<256; i++)
2799     if (bus_info[i].exists && !bus_info[i].guestbook)
2800       do_map_bridges(i, 0, 255);
2801   for(i=0; i<256; i++)
2802     {
2803       struct bus_info *bi = bus_info + i;
2804       struct bus_bridge *b = bi->via;
2805
2806       if (bi->exists)
2807         {
2808           printf("%02x: ", i);
2809           if (b)
2810             printf("Entered via %02x:%02x.%d\n", b->this, b->dev, b->func);
2811           else if (!i)
2812             printf("Primary host bus\n");
2813           else
2814             printf("Secondary host bus (?)\n");
2815         }
2816       for(b=bi->bridges; b; b=b->next)
2817         {
2818           printf("\t%02x.%d Bridge to %02x-%02x", b->dev, b->func, b->first, b->last);
2819           switch (b->bug)
2820             {
2821             case 1:
2822               printf(" <overlap bug>");
2823               break;
2824             case 2:
2825               printf(" <crossing bug>");
2826               break;
2827             }
2828           putchar('\n');
2829         }
2830     }
2831 }
2832
2833 static void
2834 map_the_bus(void)
2835 {
2836   if (pacc->method == PCI_ACCESS_PROC_BUS_PCI ||
2837       pacc->method == PCI_ACCESS_DUMP)
2838     printf("WARNING: Bus mapping can be reliable only with direct hardware access enabled.\n\n");
2839   bus_info = xmalloc(sizeof(struct bus_info) * 256);
2840   memset(bus_info, 0, sizeof(struct bus_info) * 256);
2841   if (filter.bus >= 0)
2842     do_map_bus(filter.bus);
2843   else
2844     {
2845       int bus;
2846       for(bus=0; bus<256; bus++)
2847         do_map_bus(bus);
2848     }
2849   map_bridges();
2850 }
2851
2852 /* Main */
2853
2854 int
2855 main(int argc, char **argv)
2856 {
2857   int i;
2858   char *msg;
2859
2860   if (argc == 2 && !strcmp(argv[1], "--version"))
2861     {
2862       puts("lspci version " PCIUTILS_VERSION);
2863       return 0;
2864     }
2865
2866   pacc = pci_alloc();
2867   pacc->error = die;
2868   pci_filter_init(pacc, &filter);
2869
2870   while ((i = getopt(argc, argv, options)) != -1)
2871     switch (i)
2872       {
2873       case 'n':
2874         pacc->numeric_ids++;
2875         break;
2876       case 'v':
2877         verbose++;
2878         break;
2879       case 'b':
2880         pacc->buscentric = 1;
2881         opt_buscentric = 1;
2882         break;
2883       case 's':
2884         if (msg = pci_filter_parse_slot(&filter, optarg))
2885           die("-s: %s", msg);
2886         break;
2887       case 'd':
2888         if (msg = pci_filter_parse_id(&filter, optarg))
2889           die("-d: %s", msg);
2890         break;
2891       case 'x':
2892         opt_hex++;
2893         break;
2894       case 't':
2895         opt_tree++;
2896         break;
2897       case 'i':
2898         pci_set_name_list_path(pacc, optarg, 0);
2899         break;
2900       case 'm':
2901         opt_machine++;
2902         break;
2903       case 'p':
2904         opt_pcimap = optarg;
2905         break;
2906 #ifdef PCI_OS_LINUX
2907       case 'k':
2908         opt_kernel++;
2909         break;
2910 #endif
2911       case 'M':
2912         opt_map_mode++;
2913         break;
2914       case 'D':
2915         opt_domains = 2;
2916         break;
2917 #ifdef PCI_USE_DNS
2918       case 'q':
2919         opt_query_dns++;
2920         break;
2921       case 'Q':
2922         opt_query_all = 1;
2923         break;
2924 #else
2925       case 'q':
2926       case 'Q':
2927         die("DNS queries are not available in this version");
2928 #endif
2929       default:
2930         if (parse_generic_option(i, pacc, optarg))
2931           break;
2932       bad:
2933         fprintf(stderr, help_msg, pacc->id_file_name);
2934         return 1;
2935       }
2936   if (optind < argc)
2937     goto bad;
2938
2939   if (opt_query_dns)
2940     {
2941       pacc->id_lookup_mode |= PCI_LOOKUP_NETWORK;
2942       if (opt_query_dns > 1)
2943         pacc->id_lookup_mode |= PCI_LOOKUP_REFRESH_CACHE;
2944     }
2945   if (opt_query_all)
2946     pacc->id_lookup_mode |= PCI_LOOKUP_NETWORK | PCI_LOOKUP_SKIP_LOCAL;
2947
2948   pci_init(pacc);
2949   if (opt_map_mode)
2950     map_the_bus();
2951   else
2952     {
2953       scan_devices();
2954       sort_them();
2955       if (opt_tree)
2956         show_forest();
2957       else
2958         show();
2959     }
2960   pci_cleanup(pacc);
2961
2962   return (seen_errors ? 2 : 0);
2963 }