]> mj.ucw.cz Git - pciutils.git/blob - ls-caps.c
lspci: Decode PCIe DevCap "Acceptable Latencies" only for Endpoints
[pciutils.git] / ls-caps.c
1 /*
2  *      The PCI Utilities -- Show Capabilities
3  *
4  *      Copyright (c) 1997--2010 Martin Mares <mj@ucw.cz>
5  *
6  *      Can be freely distributed and used under the terms of the GNU GPL.
7  */
8
9 #include <stdio.h>
10 #include <string.h>
11
12 #include "lspci.h"
13
14 static void
15 cap_pm(struct device *d, int where, int cap)
16 {
17   int t, b;
18   static int pm_aux_current[8] = { 0, 55, 100, 160, 220, 270, 320, 375 };
19
20   printf("Power Management version %d\n", cap & PCI_PM_CAP_VER_MASK);
21   if (verbose < 2)
22     return;
23   printf("\t\tFlags: PMEClk%c DSI%c D1%c D2%c AuxCurrent=%dmA PME(D0%c,D1%c,D2%c,D3hot%c,D3cold%c)\n",
24          FLAG(cap, PCI_PM_CAP_PME_CLOCK),
25          FLAG(cap, PCI_PM_CAP_DSI),
26          FLAG(cap, PCI_PM_CAP_D1),
27          FLAG(cap, PCI_PM_CAP_D2),
28          pm_aux_current[(cap >> 6) & 7],
29          FLAG(cap, PCI_PM_CAP_PME_D0),
30          FLAG(cap, PCI_PM_CAP_PME_D1),
31          FLAG(cap, PCI_PM_CAP_PME_D2),
32          FLAG(cap, PCI_PM_CAP_PME_D3_HOT),
33          FLAG(cap, PCI_PM_CAP_PME_D3_COLD));
34   if (!config_fetch(d, where + PCI_PM_CTRL, PCI_PM_SIZEOF - PCI_PM_CTRL))
35     return;
36   t = get_conf_word(d, where + PCI_PM_CTRL);
37   printf("\t\tStatus: D%d NoSoftRst%c PME-Enable%c DSel=%d DScale=%d PME%c\n",
38          t & PCI_PM_CTRL_STATE_MASK,
39          FLAG(t, PCI_PM_CTRL_NO_SOFT_RST),
40          FLAG(t, PCI_PM_CTRL_PME_ENABLE),
41          (t & PCI_PM_CTRL_DATA_SEL_MASK) >> 9,
42          (t & PCI_PM_CTRL_DATA_SCALE_MASK) >> 13,
43          FLAG(t, PCI_PM_CTRL_PME_STATUS));
44   b = get_conf_byte(d, where + PCI_PM_PPB_EXTENSIONS);
45   if (b)
46     printf("\t\tBridge: PM%c B3%c\n",
47            FLAG(t, PCI_PM_BPCC_ENABLE),
48            FLAG(~t, PCI_PM_PPB_B2_B3));
49 }
50
51 static void
52 format_agp_rate(int rate, char *buf, int agp3)
53 {
54   char *c = buf;
55   int i;
56
57   for (i=0; i<=2; i++)
58     if (rate & (1 << i))
59       {
60         if (c != buf)
61           *c++ = ',';
62         c += sprintf(c, "x%d", 1 << (i + 2*agp3));
63       }
64   if (c != buf)
65     *c = 0;
66   else
67     strcpy(buf, "<none>");
68 }
69
70 static void
71 cap_agp(struct device *d, int where, int cap)
72 {
73   u32 t;
74   char rate[16];
75   int ver, rev;
76   int agp3 = 0;
77
78   ver = (cap >> 4) & 0x0f;
79   rev = cap & 0x0f;
80   printf("AGP version %x.%x\n", ver, rev);
81   if (verbose < 2)
82     return;
83   if (!config_fetch(d, where + PCI_AGP_STATUS, PCI_AGP_SIZEOF - PCI_AGP_STATUS))
84     return;
85   t = get_conf_long(d, where + PCI_AGP_STATUS);
86   if (ver >= 3 && (t & PCI_AGP_STATUS_AGP3))
87     agp3 = 1;
88   format_agp_rate(t & 7, rate, agp3);
89   printf("\t\tStatus: RQ=%d Iso%c ArqSz=%d Cal=%d SBA%c ITACoh%c GART64%c HTrans%c 64bit%c FW%c AGP3%c Rate=%s\n",
90          ((t & PCI_AGP_STATUS_RQ_MASK) >> 24U) + 1,
91          FLAG(t, PCI_AGP_STATUS_ISOCH),
92          ((t & PCI_AGP_STATUS_ARQSZ_MASK) >> 13),
93          ((t & PCI_AGP_STATUS_CAL_MASK) >> 10),
94          FLAG(t, PCI_AGP_STATUS_SBA),
95          FLAG(t, PCI_AGP_STATUS_ITA_COH),
96          FLAG(t, PCI_AGP_STATUS_GART64),
97          FLAG(t, PCI_AGP_STATUS_HTRANS),
98          FLAG(t, PCI_AGP_STATUS_64BIT),
99          FLAG(t, PCI_AGP_STATUS_FW),
100          FLAG(t, PCI_AGP_STATUS_AGP3),
101          rate);
102   t = get_conf_long(d, where + PCI_AGP_COMMAND);
103   format_agp_rate(t & 7, rate, agp3);
104   printf("\t\tCommand: RQ=%d ArqSz=%d Cal=%d SBA%c AGP%c GART64%c 64bit%c FW%c Rate=%s\n",
105          ((t & PCI_AGP_COMMAND_RQ_MASK) >> 24U) + 1,
106          ((t & PCI_AGP_COMMAND_ARQSZ_MASK) >> 13),
107          ((t & PCI_AGP_COMMAND_CAL_MASK) >> 10),
108          FLAG(t, PCI_AGP_COMMAND_SBA),
109          FLAG(t, PCI_AGP_COMMAND_AGP),
110          FLAG(t, PCI_AGP_COMMAND_GART64),
111          FLAG(t, PCI_AGP_COMMAND_64BIT),
112          FLAG(t, PCI_AGP_COMMAND_FW),
113          rate);
114 }
115
116 static void
117 cap_pcix_nobridge(struct device *d, int where)
118 {
119   u16 command;
120   u32 status;
121   static const byte max_outstanding[8] = { 1, 2, 3, 4, 8, 12, 16, 32 };
122
123   printf("PCI-X non-bridge device\n");
124
125   if (verbose < 2)
126     return;
127
128   if (!config_fetch(d, where + PCI_PCIX_STATUS, 4))
129     return;
130
131   command = get_conf_word(d, where + PCI_PCIX_COMMAND);
132   status = get_conf_long(d, where + PCI_PCIX_STATUS);
133   printf("\t\tCommand: DPERE%c ERO%c RBC=%d OST=%d\n",
134          FLAG(command, PCI_PCIX_COMMAND_DPERE),
135          FLAG(command, PCI_PCIX_COMMAND_ERO),
136          1 << (9 + ((command & PCI_PCIX_COMMAND_MAX_MEM_READ_BYTE_COUNT) >> 2U)),
137          max_outstanding[(command & PCI_PCIX_COMMAND_MAX_OUTSTANDING_SPLIT_TRANS) >> 4U]);
138   printf("\t\tStatus: Dev=%02x:%02x.%d 64bit%c 133MHz%c SCD%c USC%c DC=%s DMMRBC=%u DMOST=%u DMCRS=%u RSCEM%c 266MHz%c 533MHz%c\n",
139          ((status >> 8) & 0xff),
140          ((status >> 3) & 0x1f),
141          (status & PCI_PCIX_STATUS_FUNCTION),
142          FLAG(status, PCI_PCIX_STATUS_64BIT),
143          FLAG(status, PCI_PCIX_STATUS_133MHZ),
144          FLAG(status, PCI_PCIX_STATUS_SC_DISCARDED),
145          FLAG(status, PCI_PCIX_STATUS_UNEXPECTED_SC),
146          ((status & PCI_PCIX_STATUS_DEVICE_COMPLEXITY) ? "bridge" : "simple"),
147          1 << (9 + ((status >> 21) & 3U)),
148          max_outstanding[(status >> 23) & 7U],
149          1 << (3 + ((status >> 26) & 7U)),
150          FLAG(status, PCI_PCIX_STATUS_RCVD_SC_ERR_MESS),
151          FLAG(status, PCI_PCIX_STATUS_266MHZ),
152          FLAG(status, PCI_PCIX_STATUS_533MHZ));
153 }
154
155 static void
156 cap_pcix_bridge(struct device *d, int where)
157 {
158   static const char * const sec_clock_freq[8] = { "conv", "66MHz", "100MHz", "133MHz", "?4", "?5", "?6", "?7" };
159   u16 secstatus;
160   u32 status, upstcr, downstcr;
161
162   printf("PCI-X bridge device\n");
163
164   if (verbose < 2)
165     return;
166
167   if (!config_fetch(d, where + PCI_PCIX_BRIDGE_STATUS, 12))
168     return;
169
170   secstatus = get_conf_word(d, where + PCI_PCIX_BRIDGE_SEC_STATUS);
171   printf("\t\tSecondary Status: 64bit%c 133MHz%c SCD%c USC%c SCO%c SRD%c Freq=%s\n",
172          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_64BIT),
173          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_133MHZ),
174          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_SC_DISCARDED),
175          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_UNEXPECTED_SC),
176          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_SC_OVERRUN),
177          FLAG(secstatus, PCI_PCIX_BRIDGE_SEC_STATUS_SPLIT_REQUEST_DELAYED),
178          sec_clock_freq[(secstatus >> 6) & 7]);
179   status = get_conf_long(d, where + PCI_PCIX_BRIDGE_STATUS);
180   printf("\t\tStatus: Dev=%02x:%02x.%d 64bit%c 133MHz%c SCD%c USC%c SCO%c SRD%c\n",
181          ((status >> 8) & 0xff),
182          ((status >> 3) & 0x1f),
183          (status & PCI_PCIX_BRIDGE_STATUS_FUNCTION),
184          FLAG(status, PCI_PCIX_BRIDGE_STATUS_64BIT),
185          FLAG(status, PCI_PCIX_BRIDGE_STATUS_133MHZ),
186          FLAG(status, PCI_PCIX_BRIDGE_STATUS_SC_DISCARDED),
187          FLAG(status, PCI_PCIX_BRIDGE_STATUS_UNEXPECTED_SC),
188          FLAG(status, PCI_PCIX_BRIDGE_STATUS_SC_OVERRUN),
189          FLAG(status, PCI_PCIX_BRIDGE_STATUS_SPLIT_REQUEST_DELAYED));
190   upstcr = get_conf_long(d, where + PCI_PCIX_BRIDGE_UPSTREAM_SPLIT_TRANS_CTRL);
191   printf("\t\tUpstream: Capacity=%u CommitmentLimit=%u\n",
192          (upstcr & PCI_PCIX_BRIDGE_STR_CAPACITY),
193          (upstcr >> 16) & 0xffff);
194   downstcr = get_conf_long(d, where + PCI_PCIX_BRIDGE_DOWNSTREAM_SPLIT_TRANS_CTRL);
195   printf("\t\tDownstream: Capacity=%u CommitmentLimit=%u\n",
196          (downstcr & PCI_PCIX_BRIDGE_STR_CAPACITY),
197          (downstcr >> 16) & 0xffff);
198 }
199
200 static void
201 cap_pcix(struct device *d, int where)
202 {
203   switch (get_conf_byte(d, PCI_HEADER_TYPE) & 0x7f)
204     {
205     case PCI_HEADER_TYPE_NORMAL:
206       cap_pcix_nobridge(d, where);
207       break;
208     case PCI_HEADER_TYPE_BRIDGE:
209       cap_pcix_bridge(d, where);
210       break;
211     }
212 }
213
214 static inline char *
215 ht_link_width(unsigned width)
216 {
217   static char * const widths[8] = { "8bit", "16bit", "[2]", "32bit", "2bit", "4bit", "[6]", "N/C" };
218   return widths[width];
219 }
220
221 static inline char *
222 ht_link_freq(unsigned freq)
223 {
224   static char * const freqs[16] = { "200MHz", "300MHz", "400MHz", "500MHz", "600MHz", "800MHz", "1.0GHz", "1.2GHz",
225                                     "1.4GHz", "1.6GHz", "[a]", "[b]", "[c]", "[d]", "[e]", "Vend" };
226   return freqs[freq];
227 }
228
229 static void
230 cap_ht_pri(struct device *d, int where, int cmd)
231 {
232   u16 lctr0, lcnf0, lctr1, lcnf1, eh;
233   u8 rid, lfrer0, lfcap0, ftr, lfrer1, lfcap1, mbu, mlu, bn;
234   char *fmt;
235
236   printf("HyperTransport: Slave or Primary Interface\n");
237   if (verbose < 2)
238     return;
239
240   if (!config_fetch(d, where + PCI_HT_PRI_LCTR0, PCI_HT_PRI_SIZEOF - PCI_HT_PRI_LCTR0))
241     return;
242   rid = get_conf_byte(d, where + PCI_HT_PRI_RID);
243   if (rid < 0x22 && rid > 0x11)
244     printf("\t\t!!! Possibly incomplete decoding\n");
245
246   if (rid >= 0x22)
247     fmt = "\t\tCommand: BaseUnitID=%u UnitCnt=%u MastHost%c DefDir%c DUL%c\n";
248   else
249     fmt = "\t\tCommand: BaseUnitID=%u UnitCnt=%u MastHost%c DefDir%c\n";
250   printf(fmt,
251          (cmd & PCI_HT_PRI_CMD_BUID),
252          (cmd & PCI_HT_PRI_CMD_UC) >> 5,
253          FLAG(cmd, PCI_HT_PRI_CMD_MH),
254          FLAG(cmd, PCI_HT_PRI_CMD_DD),
255          FLAG(cmd, PCI_HT_PRI_CMD_DUL));
256   lctr0 = get_conf_word(d, where + PCI_HT_PRI_LCTR0);
257   if (rid >= 0x22)
258     fmt = "\t\tLink Control 0: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x IsocEn%c LSEn%c ExtCTL%c 64b%c\n";
259   else
260     fmt = "\t\tLink Control 0: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x\n";
261   printf(fmt,
262          FLAG(lctr0, PCI_HT_LCTR_CFLE),
263          FLAG(lctr0, PCI_HT_LCTR_CST),
264          FLAG(lctr0, PCI_HT_LCTR_CFE),
265          FLAG(lctr0, PCI_HT_LCTR_LKFAIL),
266          FLAG(lctr0, PCI_HT_LCTR_INIT),
267          FLAG(lctr0, PCI_HT_LCTR_EOC),
268          FLAG(lctr0, PCI_HT_LCTR_TXO),
269          (lctr0 & PCI_HT_LCTR_CRCERR) >> 8,
270          FLAG(lctr0, PCI_HT_LCTR_ISOCEN),
271          FLAG(lctr0, PCI_HT_LCTR_LSEN),
272          FLAG(lctr0, PCI_HT_LCTR_EXTCTL),
273          FLAG(lctr0, PCI_HT_LCTR_64B));
274   lcnf0 = get_conf_word(d, where + PCI_HT_PRI_LCNF0);
275   if (rid >= 0x22)
276     fmt = "\t\tLink Config 0: MLWI=%1$s DwFcIn%5$c MLWO=%2$s DwFcOut%6$c LWI=%3$s DwFcInEn%7$c LWO=%4$s DwFcOutEn%8$c\n";
277   else
278     fmt = "\t\tLink Config 0: MLWI=%s MLWO=%s LWI=%s LWO=%s\n";
279   printf(fmt,
280          ht_link_width(lcnf0 & PCI_HT_LCNF_MLWI),
281          ht_link_width((lcnf0 & PCI_HT_LCNF_MLWO) >> 4),
282          ht_link_width((lcnf0 & PCI_HT_LCNF_LWI) >> 8),
283          ht_link_width((lcnf0 & PCI_HT_LCNF_LWO) >> 12),
284          FLAG(lcnf0, PCI_HT_LCNF_DFI),
285          FLAG(lcnf0, PCI_HT_LCNF_DFO),
286          FLAG(lcnf0, PCI_HT_LCNF_DFIE),
287          FLAG(lcnf0, PCI_HT_LCNF_DFOE));
288   lctr1 = get_conf_word(d, where + PCI_HT_PRI_LCTR1);
289   if (rid >= 0x22)
290     fmt = "\t\tLink Control 1: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x IsocEn%c LSEn%c ExtCTL%c 64b%c\n";
291   else
292     fmt = "\t\tLink Control 1: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x\n";
293   printf(fmt,
294          FLAG(lctr1, PCI_HT_LCTR_CFLE),
295          FLAG(lctr1, PCI_HT_LCTR_CST),
296          FLAG(lctr1, PCI_HT_LCTR_CFE),
297          FLAG(lctr1, PCI_HT_LCTR_LKFAIL),
298          FLAG(lctr1, PCI_HT_LCTR_INIT),
299          FLAG(lctr1, PCI_HT_LCTR_EOC),
300          FLAG(lctr1, PCI_HT_LCTR_TXO),
301          (lctr1 & PCI_HT_LCTR_CRCERR) >> 8,
302          FLAG(lctr1, PCI_HT_LCTR_ISOCEN),
303          FLAG(lctr1, PCI_HT_LCTR_LSEN),
304          FLAG(lctr1, PCI_HT_LCTR_EXTCTL),
305          FLAG(lctr1, PCI_HT_LCTR_64B));
306   lcnf1 = get_conf_word(d, where + PCI_HT_PRI_LCNF1);
307   if (rid >= 0x22)
308     fmt = "\t\tLink Config 1: MLWI=%1$s DwFcIn%5$c MLWO=%2$s DwFcOut%6$c LWI=%3$s DwFcInEn%7$c LWO=%4$s DwFcOutEn%8$c\n";
309   else
310     fmt = "\t\tLink Config 1: MLWI=%s MLWO=%s LWI=%s LWO=%s\n";
311   printf(fmt,
312          ht_link_width(lcnf1 & PCI_HT_LCNF_MLWI),
313          ht_link_width((lcnf1 & PCI_HT_LCNF_MLWO) >> 4),
314          ht_link_width((lcnf1 & PCI_HT_LCNF_LWI) >> 8),
315          ht_link_width((lcnf1 & PCI_HT_LCNF_LWO) >> 12),
316          FLAG(lcnf1, PCI_HT_LCNF_DFI),
317          FLAG(lcnf1, PCI_HT_LCNF_DFO),
318          FLAG(lcnf1, PCI_HT_LCNF_DFIE),
319          FLAG(lcnf1, PCI_HT_LCNF_DFOE));
320   printf("\t\tRevision ID: %u.%02u\n",
321          (rid & PCI_HT_RID_MAJ) >> 5, (rid & PCI_HT_RID_MIN));
322   if (rid < 0x22)
323     return;
324   lfrer0 = get_conf_byte(d, where + PCI_HT_PRI_LFRER0);
325   printf("\t\tLink Frequency 0: %s\n", ht_link_freq(lfrer0 & PCI_HT_LFRER_FREQ));
326   printf("\t\tLink Error 0: <Prot%c <Ovfl%c <EOC%c CTLTm%c\n",
327          FLAG(lfrer0, PCI_HT_LFRER_PROT),
328          FLAG(lfrer0, PCI_HT_LFRER_OV),
329          FLAG(lfrer0, PCI_HT_LFRER_EOC),
330          FLAG(lfrer0, PCI_HT_LFRER_CTLT));
331   lfcap0 = get_conf_byte(d, where + PCI_HT_PRI_LFCAP0);
332   printf("\t\tLink Frequency Capability 0: 200MHz%c 300MHz%c 400MHz%c 500MHz%c 600MHz%c 800MHz%c 1.0GHz%c 1.2GHz%c 1.4GHz%c 1.6GHz%c Vend%c\n",
333          FLAG(lfcap0, PCI_HT_LFCAP_200),
334          FLAG(lfcap0, PCI_HT_LFCAP_300),
335          FLAG(lfcap0, PCI_HT_LFCAP_400),
336          FLAG(lfcap0, PCI_HT_LFCAP_500),
337          FLAG(lfcap0, PCI_HT_LFCAP_600),
338          FLAG(lfcap0, PCI_HT_LFCAP_800),
339          FLAG(lfcap0, PCI_HT_LFCAP_1000),
340          FLAG(lfcap0, PCI_HT_LFCAP_1200),
341          FLAG(lfcap0, PCI_HT_LFCAP_1400),
342          FLAG(lfcap0, PCI_HT_LFCAP_1600),
343          FLAG(lfcap0, PCI_HT_LFCAP_VEND));
344   ftr = get_conf_byte(d, where + PCI_HT_PRI_FTR);
345   printf("\t\tFeature Capability: IsocFC%c LDTSTOP%c CRCTM%c ECTLT%c 64bA%c UIDRD%c\n",
346          FLAG(ftr, PCI_HT_FTR_ISOCFC),
347          FLAG(ftr, PCI_HT_FTR_LDTSTOP),
348          FLAG(ftr, PCI_HT_FTR_CRCTM),
349          FLAG(ftr, PCI_HT_FTR_ECTLT),
350          FLAG(ftr, PCI_HT_FTR_64BA),
351          FLAG(ftr, PCI_HT_FTR_UIDRD));
352   lfrer1 = get_conf_byte(d, where + PCI_HT_PRI_LFRER1);
353   printf("\t\tLink Frequency 1: %s\n", ht_link_freq(lfrer1 & PCI_HT_LFRER_FREQ));
354   printf("\t\tLink Error 1: <Prot%c <Ovfl%c <EOC%c CTLTm%c\n",
355          FLAG(lfrer1, PCI_HT_LFRER_PROT),
356          FLAG(lfrer1, PCI_HT_LFRER_OV),
357          FLAG(lfrer1, PCI_HT_LFRER_EOC),
358          FLAG(lfrer1, PCI_HT_LFRER_CTLT));
359   lfcap1 = get_conf_byte(d, where + PCI_HT_PRI_LFCAP1);
360   printf("\t\tLink Frequency Capability 1: 200MHz%c 300MHz%c 400MHz%c 500MHz%c 600MHz%c 800MHz%c 1.0GHz%c 1.2GHz%c 1.4GHz%c 1.6GHz%c Vend%c\n",
361          FLAG(lfcap1, PCI_HT_LFCAP_200),
362          FLAG(lfcap1, PCI_HT_LFCAP_300),
363          FLAG(lfcap1, PCI_HT_LFCAP_400),
364          FLAG(lfcap1, PCI_HT_LFCAP_500),
365          FLAG(lfcap1, PCI_HT_LFCAP_600),
366          FLAG(lfcap1, PCI_HT_LFCAP_800),
367          FLAG(lfcap1, PCI_HT_LFCAP_1000),
368          FLAG(lfcap1, PCI_HT_LFCAP_1200),
369          FLAG(lfcap1, PCI_HT_LFCAP_1400),
370          FLAG(lfcap1, PCI_HT_LFCAP_1600),
371          FLAG(lfcap1, PCI_HT_LFCAP_VEND));
372   eh = get_conf_word(d, where + PCI_HT_PRI_EH);
373   printf("\t\tError Handling: PFlE%c OFlE%c PFE%c OFE%c EOCFE%c RFE%c CRCFE%c SERRFE%c CF%c RE%c PNFE%c ONFE%c EOCNFE%c RNFE%c CRCNFE%c SERRNFE%c\n",
374          FLAG(eh, PCI_HT_EH_PFLE),
375          FLAG(eh, PCI_HT_EH_OFLE),
376          FLAG(eh, PCI_HT_EH_PFE),
377          FLAG(eh, PCI_HT_EH_OFE),
378          FLAG(eh, PCI_HT_EH_EOCFE),
379          FLAG(eh, PCI_HT_EH_RFE),
380          FLAG(eh, PCI_HT_EH_CRCFE),
381          FLAG(eh, PCI_HT_EH_SERRFE),
382          FLAG(eh, PCI_HT_EH_CF),
383          FLAG(eh, PCI_HT_EH_RE),
384          FLAG(eh, PCI_HT_EH_PNFE),
385          FLAG(eh, PCI_HT_EH_ONFE),
386          FLAG(eh, PCI_HT_EH_EOCNFE),
387          FLAG(eh, PCI_HT_EH_RNFE),
388          FLAG(eh, PCI_HT_EH_CRCNFE),
389          FLAG(eh, PCI_HT_EH_SERRNFE));
390   mbu = get_conf_byte(d, where + PCI_HT_PRI_MBU);
391   mlu = get_conf_byte(d, where + PCI_HT_PRI_MLU);
392   printf("\t\tPrefetchable memory behind bridge Upper: %02x-%02x\n", mbu, mlu);
393   bn = get_conf_byte(d, where + PCI_HT_PRI_BN);
394   printf("\t\tBus Number: %02x\n", bn);
395 }
396
397 static void
398 cap_ht_sec(struct device *d, int where, int cmd)
399 {
400   u16 lctr, lcnf, ftr, eh;
401   u8 rid, lfrer, lfcap, mbu, mlu;
402   char *fmt;
403
404   printf("HyperTransport: Host or Secondary Interface\n");
405   if (verbose < 2)
406     return;
407
408   if (!config_fetch(d, where + PCI_HT_SEC_LCTR, PCI_HT_SEC_SIZEOF - PCI_HT_SEC_LCTR))
409     return;
410   rid = get_conf_byte(d, where + PCI_HT_SEC_RID);
411   if (rid < 0x22 && rid > 0x11)
412     printf("\t\t!!! Possibly incomplete decoding\n");
413
414   if (rid >= 0x22)
415     fmt = "\t\tCommand: WarmRst%c DblEnd%c DevNum=%u ChainSide%c HostHide%c Slave%c <EOCErr%c DUL%c\n";
416   else
417     fmt = "\t\tCommand: WarmRst%c DblEnd%c\n";
418   printf(fmt,
419          FLAG(cmd, PCI_HT_SEC_CMD_WR),
420          FLAG(cmd, PCI_HT_SEC_CMD_DE),
421          (cmd & PCI_HT_SEC_CMD_DN) >> 2,
422          FLAG(cmd, PCI_HT_SEC_CMD_CS),
423          FLAG(cmd, PCI_HT_SEC_CMD_HH),
424          FLAG(cmd, PCI_HT_SEC_CMD_AS),
425          FLAG(cmd, PCI_HT_SEC_CMD_HIECE),
426          FLAG(cmd, PCI_HT_SEC_CMD_DUL));
427   lctr = get_conf_word(d, where + PCI_HT_SEC_LCTR);
428   if (rid >= 0x22)
429     fmt = "\t\tLink Control: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x IsocEn%c LSEn%c ExtCTL%c 64b%c\n";
430   else
431     fmt = "\t\tLink Control: CFlE%c CST%c CFE%c <LkFail%c Init%c EOC%c TXO%c <CRCErr=%x\n";
432   printf(fmt,
433          FLAG(lctr, PCI_HT_LCTR_CFLE),
434          FLAG(lctr, PCI_HT_LCTR_CST),
435          FLAG(lctr, PCI_HT_LCTR_CFE),
436          FLAG(lctr, PCI_HT_LCTR_LKFAIL),
437          FLAG(lctr, PCI_HT_LCTR_INIT),
438          FLAG(lctr, PCI_HT_LCTR_EOC),
439          FLAG(lctr, PCI_HT_LCTR_TXO),
440          (lctr & PCI_HT_LCTR_CRCERR) >> 8,
441          FLAG(lctr, PCI_HT_LCTR_ISOCEN),
442          FLAG(lctr, PCI_HT_LCTR_LSEN),
443          FLAG(lctr, PCI_HT_LCTR_EXTCTL),
444          FLAG(lctr, PCI_HT_LCTR_64B));
445   lcnf = get_conf_word(d, where + PCI_HT_SEC_LCNF);
446   if (rid >= 0x22)
447     fmt = "\t\tLink Config: MLWI=%1$s DwFcIn%5$c MLWO=%2$s DwFcOut%6$c LWI=%3$s DwFcInEn%7$c LWO=%4$s DwFcOutEn%8$c\n";
448   else
449     fmt = "\t\tLink Config: MLWI=%s MLWO=%s LWI=%s LWO=%s\n";
450   printf(fmt,
451          ht_link_width(lcnf & PCI_HT_LCNF_MLWI),
452          ht_link_width((lcnf & PCI_HT_LCNF_MLWO) >> 4),
453          ht_link_width((lcnf & PCI_HT_LCNF_LWI) >> 8),
454          ht_link_width((lcnf & PCI_HT_LCNF_LWO) >> 12),
455          FLAG(lcnf, PCI_HT_LCNF_DFI),
456          FLAG(lcnf, PCI_HT_LCNF_DFO),
457          FLAG(lcnf, PCI_HT_LCNF_DFIE),
458          FLAG(lcnf, PCI_HT_LCNF_DFOE));
459   printf("\t\tRevision ID: %u.%02u\n",
460          (rid & PCI_HT_RID_MAJ) >> 5, (rid & PCI_HT_RID_MIN));
461   if (rid < 0x22)
462     return;
463   lfrer = get_conf_byte(d, where + PCI_HT_SEC_LFRER);
464   printf("\t\tLink Frequency: %s\n", ht_link_freq(lfrer & PCI_HT_LFRER_FREQ));
465   printf("\t\tLink Error: <Prot%c <Ovfl%c <EOC%c CTLTm%c\n",
466          FLAG(lfrer, PCI_HT_LFRER_PROT),
467          FLAG(lfrer, PCI_HT_LFRER_OV),
468          FLAG(lfrer, PCI_HT_LFRER_EOC),
469          FLAG(lfrer, PCI_HT_LFRER_CTLT));
470   lfcap = get_conf_byte(d, where + PCI_HT_SEC_LFCAP);
471   printf("\t\tLink Frequency Capability: 200MHz%c 300MHz%c 400MHz%c 500MHz%c 600MHz%c 800MHz%c 1.0GHz%c 1.2GHz%c 1.4GHz%c 1.6GHz%c Vend%c\n",
472          FLAG(lfcap, PCI_HT_LFCAP_200),
473          FLAG(lfcap, PCI_HT_LFCAP_300),
474          FLAG(lfcap, PCI_HT_LFCAP_400),
475          FLAG(lfcap, PCI_HT_LFCAP_500),
476          FLAG(lfcap, PCI_HT_LFCAP_600),
477          FLAG(lfcap, PCI_HT_LFCAP_800),
478          FLAG(lfcap, PCI_HT_LFCAP_1000),
479          FLAG(lfcap, PCI_HT_LFCAP_1200),
480          FLAG(lfcap, PCI_HT_LFCAP_1400),
481          FLAG(lfcap, PCI_HT_LFCAP_1600),
482          FLAG(lfcap, PCI_HT_LFCAP_VEND));
483   ftr = get_conf_word(d, where + PCI_HT_SEC_FTR);
484   printf("\t\tFeature Capability: IsocFC%c LDTSTOP%c CRCTM%c ECTLT%c 64bA%c UIDRD%c ExtRS%c UCnfE%c\n",
485          FLAG(ftr, PCI_HT_FTR_ISOCFC),
486          FLAG(ftr, PCI_HT_FTR_LDTSTOP),
487          FLAG(ftr, PCI_HT_FTR_CRCTM),
488          FLAG(ftr, PCI_HT_FTR_ECTLT),
489          FLAG(ftr, PCI_HT_FTR_64BA),
490          FLAG(ftr, PCI_HT_FTR_UIDRD),
491          FLAG(ftr, PCI_HT_SEC_FTR_EXTRS),
492          FLAG(ftr, PCI_HT_SEC_FTR_UCNFE));
493   if (ftr & PCI_HT_SEC_FTR_EXTRS)
494     {
495       eh = get_conf_word(d, where + PCI_HT_SEC_EH);
496       printf("\t\tError Handling: PFlE%c OFlE%c PFE%c OFE%c EOCFE%c RFE%c CRCFE%c SERRFE%c CF%c RE%c PNFE%c ONFE%c EOCNFE%c RNFE%c CRCNFE%c SERRNFE%c\n",
497              FLAG(eh, PCI_HT_EH_PFLE),
498              FLAG(eh, PCI_HT_EH_OFLE),
499              FLAG(eh, PCI_HT_EH_PFE),
500              FLAG(eh, PCI_HT_EH_OFE),
501              FLAG(eh, PCI_HT_EH_EOCFE),
502              FLAG(eh, PCI_HT_EH_RFE),
503              FLAG(eh, PCI_HT_EH_CRCFE),
504              FLAG(eh, PCI_HT_EH_SERRFE),
505              FLAG(eh, PCI_HT_EH_CF),
506              FLAG(eh, PCI_HT_EH_RE),
507              FLAG(eh, PCI_HT_EH_PNFE),
508              FLAG(eh, PCI_HT_EH_ONFE),
509              FLAG(eh, PCI_HT_EH_EOCNFE),
510              FLAG(eh, PCI_HT_EH_RNFE),
511              FLAG(eh, PCI_HT_EH_CRCNFE),
512              FLAG(eh, PCI_HT_EH_SERRNFE));
513       mbu = get_conf_byte(d, where + PCI_HT_SEC_MBU);
514       mlu = get_conf_byte(d, where + PCI_HT_SEC_MLU);
515       printf("\t\tPrefetchable memory behind bridge Upper: %02x-%02x\n", mbu, mlu);
516     }
517 }
518
519 static void
520 cap_ht(struct device *d, int where, int cmd)
521 {
522   int type;
523
524   switch (cmd & PCI_HT_CMD_TYP_HI)
525     {
526     case PCI_HT_CMD_TYP_HI_PRI:
527       cap_ht_pri(d, where, cmd);
528       return;
529     case PCI_HT_CMD_TYP_HI_SEC:
530       cap_ht_sec(d, where, cmd);
531       return;
532     }
533
534   type = cmd & PCI_HT_CMD_TYP;
535   switch (type)
536     {
537     case PCI_HT_CMD_TYP_SW:
538       printf("HyperTransport: Switch\n");
539       break;
540     case PCI_HT_CMD_TYP_IDC:
541       printf("HyperTransport: Interrupt Discovery and Configuration\n");
542       break;
543     case PCI_HT_CMD_TYP_RID:
544       printf("HyperTransport: Revision ID: %u.%02u\n",
545              (cmd & PCI_HT_RID_MAJ) >> 5, (cmd & PCI_HT_RID_MIN));
546       break;
547     case PCI_HT_CMD_TYP_UIDC:
548       printf("HyperTransport: UnitID Clumping\n");
549       break;
550     case PCI_HT_CMD_TYP_ECSA:
551       printf("HyperTransport: Extended Configuration Space Access\n");
552       break;
553     case PCI_HT_CMD_TYP_AM:
554       printf("HyperTransport: Address Mapping\n");
555       break;
556     case PCI_HT_CMD_TYP_MSIM:
557       printf("HyperTransport: MSI Mapping Enable%c Fixed%c\n",
558              FLAG(cmd, PCI_HT_MSIM_CMD_EN),
559              FLAG(cmd, PCI_HT_MSIM_CMD_FIXD));
560       if (verbose >= 2 && !(cmd & PCI_HT_MSIM_CMD_FIXD))
561         {
562           u32 offl, offh;
563           if (!config_fetch(d, where + PCI_HT_MSIM_ADDR_LO, 8))
564             break;
565           offl = get_conf_long(d, where + PCI_HT_MSIM_ADDR_LO);
566           offh = get_conf_long(d, where + PCI_HT_MSIM_ADDR_HI);
567           printf("\t\tMapping Address Base: %016llx\n", ((unsigned long long)offh << 32) | (offl & ~0xfffff));
568         }
569       break;
570     case PCI_HT_CMD_TYP_DR:
571       printf("HyperTransport: DirectRoute\n");
572       break;
573     case PCI_HT_CMD_TYP_VCS:
574       printf("HyperTransport: VCSet\n");
575       break;
576     case PCI_HT_CMD_TYP_RM:
577       printf("HyperTransport: Retry Mode\n");
578       break;
579     case PCI_HT_CMD_TYP_X86:
580       printf("HyperTransport: X86 (reserved)\n");
581       break;
582     default:
583       printf("HyperTransport: #%02x\n", type >> 11);
584     }
585 }
586
587 static void
588 cap_msi(struct device *d, int where, int cap)
589 {
590   int is64;
591   u32 t;
592   u16 w;
593
594   printf("MSI: Enable%c Count=%d/%d Maskable%c 64bit%c\n",
595          FLAG(cap, PCI_MSI_FLAGS_ENABLE),
596          1 << ((cap & PCI_MSI_FLAGS_QSIZE) >> 4),
597          1 << ((cap & PCI_MSI_FLAGS_QMASK) >> 1),
598          FLAG(cap, PCI_MSI_FLAGS_MASK_BIT),
599          FLAG(cap, PCI_MSI_FLAGS_64BIT));
600   if (verbose < 2)
601     return;
602   is64 = cap & PCI_MSI_FLAGS_64BIT;
603   if (!config_fetch(d, where + PCI_MSI_ADDRESS_LO, (is64 ? PCI_MSI_DATA_64 : PCI_MSI_DATA_32) + 2 - PCI_MSI_ADDRESS_LO))
604     return;
605   printf("\t\tAddress: ");
606   if (is64)
607     {
608       t = get_conf_long(d, where + PCI_MSI_ADDRESS_HI);
609       w = get_conf_word(d, where + PCI_MSI_DATA_64);
610       printf("%08x", t);
611     }
612   else
613     w = get_conf_word(d, where + PCI_MSI_DATA_32);
614   t = get_conf_long(d, where + PCI_MSI_ADDRESS_LO);
615   printf("%08x  Data: %04x\n", t, w);
616   if (cap & PCI_MSI_FLAGS_MASK_BIT)
617     {
618       u32 mask, pending;
619
620       if (is64)
621         {
622           if (!config_fetch(d, where + PCI_MSI_MASK_BIT_64, 8))
623             return;
624           mask = get_conf_long(d, where + PCI_MSI_MASK_BIT_64);
625           pending = get_conf_long(d, where + PCI_MSI_PENDING_64);
626         }
627       else
628         {
629           if (!config_fetch(d, where + PCI_MSI_MASK_BIT_32, 8))
630             return;
631           mask = get_conf_long(d, where + PCI_MSI_MASK_BIT_32);
632           pending = get_conf_long(d, where + PCI_MSI_PENDING_32);
633         }
634       printf("\t\tMasking: %08x  Pending: %08x\n", mask, pending);
635     }
636 }
637
638 static float power_limit(int value, int scale)
639 {
640   static const float scales[4] = { 1.0, 0.1, 0.01, 0.001 };
641   return value * scales[scale];
642 }
643
644 static const char *latency_l0s(int value)
645 {
646   static const char *latencies[] = { "<64ns", "<128ns", "<256ns", "<512ns", "<1us", "<2us", "<4us", "unlimited" };
647   return latencies[value];
648 }
649
650 static const char *latency_l1(int value)
651 {
652   static const char *latencies[] = { "<1us", "<2us", "<4us", "<8us", "<16us", "<32us", "<64us", "unlimited" };
653   return latencies[value];
654 }
655
656 static void cap_express_dev(struct device *d, int where, int type)
657 {
658   u32 t;
659   u16 w;
660
661   t = get_conf_long(d, where + PCI_EXP_DEVCAP);
662   printf("\t\tDevCap:\tMaxPayload %d bytes, PhantFunc %d",
663         128 << (t & PCI_EXP_DEVCAP_PAYLOAD),
664         (1 << ((t & PCI_EXP_DEVCAP_PHANTOM) >> 3)) - 1);
665   if ((type == PCI_EXP_TYPE_ENDPOINT) || (type == PCI_EXP_TYPE_LEG_END))
666     printf(", Latency L0s %s, L1 %s",
667         latency_l0s((t & PCI_EXP_DEVCAP_L0S) >> 6),
668         latency_l1((t & PCI_EXP_DEVCAP_L1) >> 9));
669   printf("\n");
670   printf("\t\t\tExtTag%c", FLAG(t, PCI_EXP_DEVCAP_EXT_TAG));
671   if ((type == PCI_EXP_TYPE_ENDPOINT) || (type == PCI_EXP_TYPE_LEG_END) ||
672       (type == PCI_EXP_TYPE_UPSTREAM) || (type == PCI_EXP_TYPE_PCI_BRIDGE))
673     printf(" AttnBtn%c AttnInd%c PwrInd%c",
674         FLAG(t, PCI_EXP_DEVCAP_ATN_BUT),
675         FLAG(t, PCI_EXP_DEVCAP_ATN_IND), FLAG(t, PCI_EXP_DEVCAP_PWR_IND));
676   printf(" RBE%c FLReset%c",
677         FLAG(t, PCI_EXP_DEVCAP_RBE),
678         FLAG(t, PCI_EXP_DEVCAP_FLRESET));
679   if (type == PCI_EXP_TYPE_UPSTREAM)
680     printf("SlotPowerLimit %.3fW",
681         power_limit((t & PCI_EXP_DEVCAP_PWR_VAL) >> 18,
682                     (t & PCI_EXP_DEVCAP_PWR_SCL) >> 26));
683   printf("\n");
684
685   w = get_conf_word(d, where + PCI_EXP_DEVCTL);
686   printf("\t\tDevCtl:\tReport errors: Correctable%c Non-Fatal%c Fatal%c Unsupported%c\n",
687         FLAG(w, PCI_EXP_DEVCTL_CERE),
688         FLAG(w, PCI_EXP_DEVCTL_NFERE),
689         FLAG(w, PCI_EXP_DEVCTL_FERE),
690         FLAG(w, PCI_EXP_DEVCTL_URRE));
691   printf("\t\t\tRlxdOrd%c ExtTag%c PhantFunc%c AuxPwr%c NoSnoop%c",
692         FLAG(w, PCI_EXP_DEVCTL_RELAXED),
693         FLAG(w, PCI_EXP_DEVCTL_EXT_TAG),
694         FLAG(w, PCI_EXP_DEVCTL_PHANTOM),
695         FLAG(w, PCI_EXP_DEVCTL_AUX_PME),
696         FLAG(w, PCI_EXP_DEVCTL_NOSNOOP));
697   if (type == PCI_EXP_TYPE_PCI_BRIDGE || type == PCI_EXP_TYPE_PCIE_BRIDGE)
698     printf(" BrConfRtry%c", FLAG(w, PCI_EXP_DEVCTL_BCRE));
699   if (type == PCI_EXP_TYPE_ENDPOINT && (t & PCI_EXP_DEVCAP_FLRESET))
700     printf(" FLReset%c", FLAG(w, PCI_EXP_DEVCTL_FLRESET));
701   printf("\n\t\t\tMaxPayload %d bytes, MaxReadReq %d bytes\n",
702         128 << ((w & PCI_EXP_DEVCTL_PAYLOAD) >> 5),
703         128 << ((w & PCI_EXP_DEVCTL_READRQ) >> 12));
704
705   w = get_conf_word(d, where + PCI_EXP_DEVSTA);
706   printf("\t\tDevSta:\tCorrErr%c UncorrErr%c FatalErr%c UnsuppReq%c AuxPwr%c TransPend%c\n",
707         FLAG(w, PCI_EXP_DEVSTA_CED),
708         FLAG(w, PCI_EXP_DEVSTA_NFED),
709         FLAG(w, PCI_EXP_DEVSTA_FED),
710         FLAG(w, PCI_EXP_DEVSTA_URD),
711         FLAG(w, PCI_EXP_DEVSTA_AUXPD),
712         FLAG(w, PCI_EXP_DEVSTA_TRPND));
713 }
714
715 static char *link_speed(int speed)
716 {
717   switch (speed)
718     {
719       case 1:
720         return "2.5GT/s";
721       case 2:
722         return "5GT/s";
723       case 3:
724         return "8GT/s";
725       default:
726         return "unknown";
727     }
728 }
729
730 static char *aspm_support(int code)
731 {
732   switch (code)
733     {
734       case 0:
735         return "not supported";
736       case 1:
737         return "L0s";
738       case 2:
739         return "L1";
740       case 3:
741         return "L0s L1";
742       default:
743         return "unknown";
744     }
745 }
746
747 static const char *aspm_enabled(int code)
748 {
749   static const char *desc[] = { "Disabled", "L0s Enabled", "L1 Enabled", "L0s L1 Enabled" };
750   return desc[code];
751 }
752
753 static void cap_express_link(struct device *d, int where, int type)
754 {
755   u32 t;
756   u16 w;
757
758   t = get_conf_long(d, where + PCI_EXP_LNKCAP);
759   printf("\t\tLnkCap:\tPort #%d, Speed %s, Width x%d, ASPM %s, Exit Latency L0s %s, L1 %s\n",
760         t >> 24,
761         link_speed(t & PCI_EXP_LNKCAP_SPEED), (t & PCI_EXP_LNKCAP_WIDTH) >> 4,
762         aspm_support((t & PCI_EXP_LNKCAP_ASPM) >> 10),
763         latency_l0s((t & PCI_EXP_LNKCAP_L0S) >> 12),
764         latency_l1((t & PCI_EXP_LNKCAP_L1) >> 15));
765   printf("\t\t\tClockPM%c Surprise%c LLActRep%c BwNot%c\n",
766         FLAG(t, PCI_EXP_LNKCAP_CLOCKPM),
767         FLAG(t, PCI_EXP_LNKCAP_SURPRISE),
768         FLAG(t, PCI_EXP_LNKCAP_DLLA),
769         FLAG(t, PCI_EXP_LNKCAP_LBNC));
770
771   w = get_conf_word(d, where + PCI_EXP_LNKCTL);
772   printf("\t\tLnkCtl:\tASPM %s;", aspm_enabled(w & PCI_EXP_LNKCTL_ASPM));
773   if ((type == PCI_EXP_TYPE_ROOT_PORT) || (type == PCI_EXP_TYPE_ENDPOINT) ||
774       (type == PCI_EXP_TYPE_LEG_END))
775     printf(" RCB %d bytes", w & PCI_EXP_LNKCTL_RCB ? 128 : 64);
776   printf(" Disabled%c Retrain%c CommClk%c\n\t\t\tExtSynch%c ClockPM%c AutWidDis%c BWInt%c AutBWInt%c\n",
777         FLAG(w, PCI_EXP_LNKCTL_DISABLE),
778         FLAG(w, PCI_EXP_LNKCTL_RETRAIN),
779         FLAG(w, PCI_EXP_LNKCTL_CLOCK),
780         FLAG(w, PCI_EXP_LNKCTL_XSYNCH),
781         FLAG(w, PCI_EXP_LNKCTL_CLOCKPM),
782         FLAG(w, PCI_EXP_LNKCTL_HWAUTWD),
783         FLAG(w, PCI_EXP_LNKCTL_BWMIE),
784         FLAG(w, PCI_EXP_LNKCTL_AUTBWIE));
785
786   w = get_conf_word(d, where + PCI_EXP_LNKSTA);
787   printf("\t\tLnkSta:\tSpeed %s, Width x%d, TrErr%c Train%c SlotClk%c DLActive%c BWMgmt%c ABWMgmt%c\n",
788         link_speed(w & PCI_EXP_LNKSTA_SPEED),
789         (w & PCI_EXP_LNKSTA_WIDTH) >> 4,
790         FLAG(w, PCI_EXP_LNKSTA_TR_ERR),
791         FLAG(w, PCI_EXP_LNKSTA_TRAIN),
792         FLAG(w, PCI_EXP_LNKSTA_SL_CLK),
793         FLAG(w, PCI_EXP_LNKSTA_DL_ACT),
794         FLAG(w, PCI_EXP_LNKSTA_BWMGMT),
795         FLAG(w, PCI_EXP_LNKSTA_AUTBW));
796 }
797
798 static const char *indicator(int code)
799 {
800   static const char *names[] = { "Unknown", "On", "Blink", "Off" };
801   return names[code];
802 }
803
804 static void cap_express_slot(struct device *d, int where)
805 {
806   u32 t;
807   u16 w;
808
809   t = get_conf_long(d, where + PCI_EXP_SLTCAP);
810   printf("\t\tSltCap:\tAttnBtn%c PwrCtrl%c MRL%c AttnInd%c PwrInd%c HotPlug%c Surprise%c\n",
811         FLAG(t, PCI_EXP_SLTCAP_ATNB),
812         FLAG(t, PCI_EXP_SLTCAP_PWRC),
813         FLAG(t, PCI_EXP_SLTCAP_MRL),
814         FLAG(t, PCI_EXP_SLTCAP_ATNI),
815         FLAG(t, PCI_EXP_SLTCAP_PWRI),
816         FLAG(t, PCI_EXP_SLTCAP_HPC),
817         FLAG(t, PCI_EXP_SLTCAP_HPS));
818   printf("\t\t\tSlot #%d, PowerLimit %.3fW; Interlock%c NoCompl%c\n",
819         t >> 19,
820         power_limit((t & PCI_EXP_SLTCAP_PWR_VAL) >> 7, (t & PCI_EXP_SLTCAP_PWR_SCL) >> 15),
821         FLAG(t, PCI_EXP_SLTCAP_INTERLOCK),
822         FLAG(t, PCI_EXP_SLTCAP_NOCMDCOMP));
823
824   w = get_conf_word(d, where + PCI_EXP_SLTCTL);
825   printf("\t\tSltCtl:\tEnable: AttnBtn%c PwrFlt%c MRL%c PresDet%c CmdCplt%c HPIrq%c LinkChg%c\n",
826         FLAG(w, PCI_EXP_SLTCTL_ATNB),
827         FLAG(w, PCI_EXP_SLTCTL_PWRF),
828         FLAG(w, PCI_EXP_SLTCTL_MRLS),
829         FLAG(w, PCI_EXP_SLTCTL_PRSD),
830         FLAG(w, PCI_EXP_SLTCTL_CMDC),
831         FLAG(w, PCI_EXP_SLTCTL_HPIE),
832         FLAG(w, PCI_EXP_SLTCTL_LLCHG));
833   printf("\t\t\tControl: AttnInd %s, PwrInd %s, Power%c Interlock%c\n",
834         indicator((w & PCI_EXP_SLTCTL_ATNI) >> 6),
835         indicator((w & PCI_EXP_SLTCTL_PWRI) >> 8),
836         FLAG(w, PCI_EXP_SLTCTL_PWRC),
837         FLAG(w, PCI_EXP_SLTCTL_INTERLOCK));
838
839   w = get_conf_word(d, where + PCI_EXP_SLTSTA);
840   printf("\t\tSltSta:\tStatus: AttnBtn%c PowerFlt%c MRL%c CmdCplt%c PresDet%c Interlock%c\n",
841         FLAG(w, PCI_EXP_SLTSTA_ATNB),
842         FLAG(w, PCI_EXP_SLTSTA_PWRF),
843         FLAG(w, PCI_EXP_SLTSTA_MRL_ST),
844         FLAG(w, PCI_EXP_SLTSTA_CMDC),
845         FLAG(w, PCI_EXP_SLTSTA_PRES),
846         FLAG(w, PCI_EXP_SLTSTA_INTERLOCK));
847   printf("\t\t\tChanged: MRL%c PresDet%c LinkState%c\n",
848         FLAG(w, PCI_EXP_SLTSTA_MRLS),
849         FLAG(w, PCI_EXP_SLTSTA_PRSD),
850         FLAG(w, PCI_EXP_SLTSTA_LLCHG));
851 }
852
853 static void cap_express_root(struct device *d, int where)
854 {
855   u32 w = get_conf_word(d, where + PCI_EXP_RTCTL);
856   printf("\t\tRootCtl: ErrCorrectable%c ErrNon-Fatal%c ErrFatal%c PMEIntEna%c CRSVisible%c\n",
857         FLAG(w, PCI_EXP_RTCTL_SECEE),
858         FLAG(w, PCI_EXP_RTCTL_SENFEE),
859         FLAG(w, PCI_EXP_RTCTL_SEFEE),
860         FLAG(w, PCI_EXP_RTCTL_PMEIE),
861         FLAG(w, PCI_EXP_RTCTL_CRSVIS));
862
863   w = get_conf_word(d, where + PCI_EXP_RTCAP);
864   printf("\t\tRootCap: CRSVisible%c\n",
865         FLAG(w, PCI_EXP_RTCAP_CRSVIS));
866
867   w = get_conf_word(d, where + PCI_EXP_RTSTA);
868   printf("\t\tRootSta: PME ReqID %04x, PMEStatus%c PMEPending%c\n",
869         w & PCI_EXP_RTSTA_PME_REQID,
870         FLAG(w, PCI_EXP_RTSTA_PME_STATUS),
871         FLAG(w, PCI_EXP_RTSTA_PME_PENDING));
872 }
873
874 static const char *cap_express_dev2_timeout_range(int type)
875 {
876   /* Decode Completion Timeout Ranges. */
877   switch (type)
878     {
879       case 0:
880         return "Not Supported";
881       case 1:
882         return "Range A";
883       case 2:
884         return "Range B";
885       case 3:
886         return "Range AB";
887       case 6:
888         return "Range BC";
889       case 7:
890         return "Range ABC";
891       case 14:
892         return "Range BCD";
893       case 15:
894         return "Range ABCD";
895       default:
896         return "Unknown";
897     }
898 }
899
900 static const char *cap_express_dev2_timeout_value(int type)
901 {
902   /* Decode Completion Timeout Value. */
903   switch (type)
904     {
905       case 0:
906         return "50us to 50ms";
907       case 1:
908         return "50us to 100us";
909       case 2:
910         return "1ms to 10ms";
911       case 5:
912         return "16ms to 55ms";
913       case 6:
914         return "65ms to 210ms";
915       case 9:
916         return "260ms to 900ms";
917       case 10:
918         return "1s to 3.5s";
919       case 13:
920         return "4s to 13s";
921       case 14:
922         return "17s to 64s";
923       default:
924         return "Unknown";
925     }
926 }
927
928 static const char *cap_express_devcap2_obff(int obff)
929 {
930   switch (obff)
931     {
932       case 1:
933         return "Via message";
934       case 2:
935         return "Via WAKE#";
936       case 3:
937         return "Via message/WAKE#";
938       default:
939         return "Not Supported";
940     }
941 }
942
943 static const char *cap_express_devctl2_obff(int obff)
944 {
945   switch (obff)
946     {
947       case 0:
948         return "Disabled";
949       case 1:
950         return "Via message A";
951       case 2:
952         return "Via message B";
953       case 3:
954         return "Via WAKE#";
955       default:
956         return "Unknown";
957     }
958 }
959
960 static void cap_express_dev2(struct device *d, int where, int type)
961 {
962   u32 l;
963   u16 w;
964
965   l = get_conf_long(d, where + PCI_EXP_DEVCAP2);
966   printf("\t\tDevCap2: Completion Timeout: %s, TimeoutDis%c, LTR%c, OBFF %s",
967         cap_express_dev2_timeout_range(PCI_EXP_DEV2_TIMEOUT_RANGE(l)),
968         FLAG(l, PCI_EXP_DEV2_TIMEOUT_DIS),
969         FLAG(l, PCI_EXP_DEVCAP2_LTR),
970         cap_express_devcap2_obff(PCI_EXP_DEVCAP2_OBFF(l)));
971   if (type == PCI_EXP_TYPE_ROOT_PORT || type == PCI_EXP_TYPE_DOWNSTREAM)
972     printf(" ARIFwd%c\n", FLAG(l, PCI_EXP_DEV2_ARI));
973   else
974     printf("\n");
975
976   w = get_conf_word(d, where + PCI_EXP_DEVCTL2);
977   printf("\t\tDevCtl2: Completion Timeout: %s, TimeoutDis%c, LTR%c, OBFF %s",
978         cap_express_dev2_timeout_value(PCI_EXP_DEV2_TIMEOUT_VALUE(w)),
979         FLAG(w, PCI_EXP_DEV2_TIMEOUT_DIS),
980         FLAG(w, PCI_EXP_DEV2_LTR),
981         cap_express_devctl2_obff(PCI_EXP_DEV2_OBFF(w)));
982   if (type == PCI_EXP_TYPE_ROOT_PORT || type == PCI_EXP_TYPE_DOWNSTREAM)
983     printf(" ARIFwd%c\n", FLAG(w, PCI_EXP_DEV2_ARI));
984   else
985     printf("\n");
986 }
987
988 static const char *cap_express_link2_speed(int type)
989 {
990   switch (type)
991     {
992       case 0: /* hardwire to 0 means only the 2.5GT/s is supported */
993       case 1:
994         return "2.5GT/s";
995       case 2:
996         return "5GT/s";
997       case 3:
998         return "8GT/s";
999       default:
1000         return "Unknown";
1001     }
1002 }
1003
1004 static const char *cap_express_link2_deemphasis(int type)
1005 {
1006   switch (type)
1007     {
1008       case 0:
1009         return "-6dB";
1010       case 1:
1011         return "-3.5dB";
1012       default:
1013         return "Unknown";
1014     }
1015 }
1016
1017 static const char *cap_express_link2_transmargin(int type)
1018 {
1019   switch (type)
1020     {
1021       case 0:
1022         return "Normal Operating Range";
1023       case 1:
1024         return "800-1200mV(full-swing)/400-700mV(half-swing)";
1025       case 2:
1026       case 3:
1027       case 4:
1028       case 5:
1029         return "200-400mV(full-swing)/100-200mV(half-swing)";
1030       default:
1031         return "Unknown";
1032     }
1033 }
1034
1035 static void cap_express_link2(struct device *d, int where, int type)
1036 {
1037   u16 w;
1038
1039   if (!((type == PCI_EXP_TYPE_ENDPOINT || type == PCI_EXP_TYPE_LEG_END) &&
1040         (d->dev->dev != 0 || d->dev->func != 0))) {
1041     w = get_conf_word(d, where + PCI_EXP_LNKCTL2);
1042     printf("\t\tLnkCtl2: Target Link Speed: %s, EnterCompliance%c SpeedDis%c",
1043         cap_express_link2_speed(PCI_EXP_LNKCTL2_SPEED(w)),
1044         FLAG(w, PCI_EXP_LNKCTL2_CMPLNC),
1045         FLAG(w, PCI_EXP_LNKCTL2_SPEED_DIS));
1046     if (type == PCI_EXP_TYPE_DOWNSTREAM)
1047       printf(", Selectable De-emphasis: %s",
1048         cap_express_link2_deemphasis(PCI_EXP_LNKCTL2_DEEMPHASIS(w)));
1049     printf("\n"
1050         "\t\t\t Transmit Margin: %s, EnterModifiedCompliance%c ComplianceSOS%c\n"
1051         "\t\t\t Compliance De-emphasis: %s\n",
1052         cap_express_link2_transmargin(PCI_EXP_LNKCTL2_MARGIN(w)),
1053         FLAG(w, PCI_EXP_LNKCTL2_MOD_CMPLNC),
1054         FLAG(w, PCI_EXP_LNKCTL2_CMPLNC_SOS),
1055         cap_express_link2_deemphasis(PCI_EXP_LNKCTL2_COM_DEEMPHASIS(w)));
1056   }
1057
1058   w = get_conf_word(d, where + PCI_EXP_LNKSTA2);
1059   printf("\t\tLnkSta2: Current De-emphasis Level: %s, EqualizationComplete%c, EqualizationPhase1%c\n"
1060         "\t\t\t EqualizationPhase2%c, EqualizationPhase3%c, LinkEqualizationRequest%c\n",
1061         cap_express_link2_deemphasis(PCI_EXP_LINKSTA2_DEEMPHASIS(w)),
1062         FLAG(w, PCI_EXP_LINKSTA2_EQU_COMP),
1063         FLAG(w, PCI_EXP_LINKSTA2_EQU_PHASE1),
1064         FLAG(w, PCI_EXP_LINKSTA2_EQU_PHASE2),
1065         FLAG(w, PCI_EXP_LINKSTA2_EQU_PHASE3),
1066         FLAG(w, PCI_EXP_LINKSTA2_EQU_REQ));
1067 }
1068
1069 static void cap_express_slot2(struct device *d UNUSED, int where UNUSED)
1070 {
1071   /* No capabilities that require this field in PCIe rev2.0 spec. */
1072 }
1073
1074 static void
1075 cap_express(struct device *d, int where, int cap)
1076 {
1077   int type = (cap & PCI_EXP_FLAGS_TYPE) >> 4;
1078   int size;
1079   int slot = 0;
1080   int link = 1;
1081
1082   printf("Express ");
1083   if (verbose >= 2)
1084     printf("(v%d) ", cap & PCI_EXP_FLAGS_VERS);
1085   switch (type)
1086     {
1087     case PCI_EXP_TYPE_ENDPOINT:
1088       printf("Endpoint");
1089       break;
1090     case PCI_EXP_TYPE_LEG_END:
1091       printf("Legacy Endpoint");
1092       break;
1093     case PCI_EXP_TYPE_ROOT_PORT:
1094       slot = cap & PCI_EXP_FLAGS_SLOT;
1095       printf("Root Port (Slot%c)", FLAG(cap, PCI_EXP_FLAGS_SLOT));
1096       break;
1097     case PCI_EXP_TYPE_UPSTREAM:
1098       printf("Upstream Port");
1099       break;
1100     case PCI_EXP_TYPE_DOWNSTREAM:
1101       slot = cap & PCI_EXP_FLAGS_SLOT;
1102       printf("Downstream Port (Slot%c)", FLAG(cap, PCI_EXP_FLAGS_SLOT));
1103       break;
1104     case PCI_EXP_TYPE_PCI_BRIDGE:
1105       printf("PCI/PCI-X Bridge");
1106       break;
1107     case PCI_EXP_TYPE_PCIE_BRIDGE:
1108       printf("PCI/PCI-X to PCI-Express Bridge");
1109       break;
1110     case PCI_EXP_TYPE_ROOT_INT_EP:
1111       link = 0;
1112       printf("Root Complex Integrated Endpoint");
1113       break;
1114     case PCI_EXP_TYPE_ROOT_EC:
1115       link = 0;
1116       printf("Root Complex Event Collector");
1117       break;
1118     default:
1119       printf("Unknown type %d", type);
1120   }
1121   printf(", MSI %02x\n", (cap & PCI_EXP_FLAGS_IRQ) >> 9);
1122   if (verbose < 2)
1123     return;
1124
1125   size = 16;
1126   if (slot)
1127     size = 24;
1128   if (type == PCI_EXP_TYPE_ROOT_PORT)
1129     size = 32;
1130   if (!config_fetch(d, where + PCI_EXP_DEVCAP, size))
1131     return;
1132
1133   cap_express_dev(d, where, type);
1134   if (link)
1135     cap_express_link(d, where, type);
1136   if (slot)
1137     cap_express_slot(d, where);
1138   if (type == PCI_EXP_TYPE_ROOT_PORT)
1139     cap_express_root(d, where);
1140
1141   if ((cap & PCI_EXP_FLAGS_VERS) < 2)
1142     return;
1143
1144   size = 16;
1145   if (slot)
1146     size = 24;
1147   if (!config_fetch(d, where + PCI_EXP_DEVCAP2, size))
1148     return;
1149
1150   cap_express_dev2(d, where, type);
1151   if (link)
1152     cap_express_link2(d, where, type);
1153   if (slot)
1154     cap_express_slot2(d, where);
1155 }
1156
1157 static void
1158 cap_msix(struct device *d, int where, int cap)
1159 {
1160   u32 off;
1161
1162   printf("MSI-X: Enable%c Count=%d Masked%c\n",
1163          FLAG(cap, PCI_MSIX_ENABLE),
1164          (cap & PCI_MSIX_TABSIZE) + 1,
1165          FLAG(cap, PCI_MSIX_MASK));
1166   if (verbose < 2 || !config_fetch(d, where + PCI_MSIX_TABLE, 8))
1167     return;
1168
1169   off = get_conf_long(d, where + PCI_MSIX_TABLE);
1170   printf("\t\tVector table: BAR=%d offset=%08x\n",
1171          off & PCI_MSIX_BIR, off & ~PCI_MSIX_BIR);
1172   off = get_conf_long(d, where + PCI_MSIX_PBA);
1173   printf("\t\tPBA: BAR=%d offset=%08x\n",
1174          off & PCI_MSIX_BIR, off & ~PCI_MSIX_BIR);
1175 }
1176
1177 static void
1178 cap_slotid(int cap)
1179 {
1180   int esr = cap & 0xff;
1181   int chs = cap >> 8;
1182
1183   printf("Slot ID: %d slots, First%c, chassis %02x\n",
1184          esr & PCI_SID_ESR_NSLOTS,
1185          FLAG(esr, PCI_SID_ESR_FIC),
1186          chs);
1187 }
1188
1189 static void
1190 cap_ssvid(struct device *d, int where)
1191 {
1192   u16 subsys_v, subsys_d;
1193   char ssnamebuf[256];
1194
1195   if (!config_fetch(d, where, 8))
1196     return;
1197   subsys_v = get_conf_word(d, where + PCI_SSVID_VENDOR);
1198   subsys_d = get_conf_word(d, where + PCI_SSVID_DEVICE);
1199   printf("Subsystem: %s\n",
1200            pci_lookup_name(pacc, ssnamebuf, sizeof(ssnamebuf),
1201                            PCI_LOOKUP_SUBSYSTEM | PCI_LOOKUP_VENDOR | PCI_LOOKUP_DEVICE,
1202                            d->dev->vendor_id, d->dev->device_id, subsys_v, subsys_d));
1203 }
1204
1205 static void
1206 cap_debug_port(int cap)
1207 {
1208   int bar = cap >> 13;
1209   int pos = cap & 0x1fff;
1210   printf("Debug port: BAR=%d offset=%04x\n", bar, pos);
1211 }
1212
1213 static void
1214 cap_af(struct device *d, int where)
1215 {
1216   u8 reg;
1217
1218   printf("PCI Advanced Features\n");
1219   if (verbose < 2 || !config_fetch(d, where + PCI_AF_CAP, 3))
1220     return;
1221
1222   reg = get_conf_byte(d, where + PCI_AF_CAP);
1223   printf("\t\tAFCap: TP%c FLR%c\n", FLAG(reg, PCI_AF_CAP_TP),
1224          FLAG(reg, PCI_AF_CAP_FLR));
1225   reg = get_conf_byte(d, where + PCI_AF_CTRL);
1226   printf("\t\tAFCtrl: FLR%c\n", FLAG(reg, PCI_AF_CTRL_FLR));
1227   reg = get_conf_byte(d, where + PCI_AF_STATUS);
1228   printf("\t\tAFStatus: TP%c\n", FLAG(reg, PCI_AF_STATUS_TP));
1229 }
1230
1231 static void
1232 cap_sata_hba(struct device *d, int where, int cap)
1233 {
1234   u32 bars;
1235   int bar;
1236
1237   printf("SATA HBA v%d.%d", BITS(cap, 4, 4), BITS(cap, 0, 4));
1238   if (verbose < 2 || !config_fetch(d, where + PCI_SATA_HBA_BARS, 4))
1239     {
1240       printf("\n");
1241       return;
1242     }
1243
1244   bars = get_conf_long(d, where + PCI_SATA_HBA_BARS);
1245   bar = BITS(bars, 0, 4);
1246   if (bar >= 4 && bar <= 9)
1247     printf(" BAR%d Offset=%08x\n", bar - 4, BITS(bars, 4, 20));
1248   else if (bar == 15)
1249     printf(" InCfgSpace\n");
1250   else
1251     printf(" BAR??%d\n", bar);
1252 }
1253
1254 void
1255 show_caps(struct device *d, int where)
1256 {
1257   int can_have_ext_caps = 0;
1258
1259   if (get_conf_word(d, PCI_STATUS) & PCI_STATUS_CAP_LIST)
1260     {
1261       where = get_conf_byte(d, where) & ~3;
1262       byte been_there[256];
1263       memset(been_there, 0, 256);
1264       while (where)
1265         {
1266           int id, next, cap;
1267           printf("\tCapabilities: ");
1268           if (!config_fetch(d, where, 4))
1269             {
1270               puts("<access denied>");
1271               break;
1272             }
1273           id = get_conf_byte(d, where + PCI_CAP_LIST_ID);
1274           next = get_conf_byte(d, where + PCI_CAP_LIST_NEXT) & ~3;
1275           cap = get_conf_word(d, where + PCI_CAP_FLAGS);
1276           printf("[%02x] ", where);
1277           if (been_there[where]++)
1278             {
1279               printf("<chain looped>\n");
1280               break;
1281             }
1282           if (id == 0xff)
1283             {
1284               printf("<chain broken>\n");
1285               break;
1286             }
1287           switch (id)
1288             {
1289             case PCI_CAP_ID_PM:
1290               cap_pm(d, where, cap);
1291               break;
1292             case PCI_CAP_ID_AGP:
1293               cap_agp(d, where, cap);
1294               break;
1295             case PCI_CAP_ID_VPD:
1296               cap_vpd(d);
1297               break;
1298             case PCI_CAP_ID_SLOTID:
1299               cap_slotid(cap);
1300               break;
1301             case PCI_CAP_ID_MSI:
1302               cap_msi(d, where, cap);
1303               break;
1304             case PCI_CAP_ID_CHSWP:
1305               printf("CompactPCI hot-swap <?>\n");
1306               break;
1307             case PCI_CAP_ID_PCIX:
1308               cap_pcix(d, where);
1309               can_have_ext_caps = 1;
1310               break;
1311             case PCI_CAP_ID_HT:
1312               cap_ht(d, where, cap);
1313               break;
1314             case PCI_CAP_ID_VNDR:
1315               printf("Vendor Specific Information: Len=%02x <?>\n", BITS(cap, 0, 8));
1316               break;
1317             case PCI_CAP_ID_DBG:
1318               cap_debug_port(cap);
1319               break;
1320             case PCI_CAP_ID_CCRC:
1321               printf("CompactPCI central resource control <?>\n");
1322               break;
1323             case PCI_CAP_ID_HOTPLUG:
1324               printf("Hot-plug capable\n");
1325               break;
1326             case PCI_CAP_ID_SSVID:
1327               cap_ssvid(d, where);
1328               break;
1329             case PCI_CAP_ID_AGP3:
1330               printf("AGP3 <?>\n");
1331               break;
1332             case PCI_CAP_ID_SECURE:
1333               printf("Secure device <?>\n");
1334               break;
1335             case PCI_CAP_ID_EXP:
1336               cap_express(d, where, cap);
1337               can_have_ext_caps = 1;
1338               break;
1339             case PCI_CAP_ID_MSIX:
1340               cap_msix(d, where, cap);
1341               break;
1342             case PCI_CAP_ID_SATA:
1343               cap_sata_hba(d, where, cap);
1344               break;
1345             case PCI_CAP_ID_AF:
1346               cap_af(d, where);
1347               break;
1348             default:
1349               printf("#%02x [%04x]\n", id, cap);
1350             }
1351           where = next;
1352         }
1353     }
1354   if (can_have_ext_caps)
1355     show_ext_caps(d);
1356 }